网友您好, 请在下方输入框内输入要搜索的题目:

题目内容 (请给出正确答案)

下面关于Cache的叙述,错误的是()

  • A、高速缓冲存储器简称Cache
  • B、Cache处于主存与CPU之间
  • C、程序访问的局部性为Cache的引入提供了理论依据
  • D、Cache的速度远比CPU的速度慢

参考答案

更多 “下面关于Cache的叙述,错误的是()A、高速缓冲存储器简称CacheB、Cache处于主存与CPU之间C、程序访问的局部性为Cache的引入提供了理论依据D、Cache的速度远比CPU的速度慢” 相关考题
考题 ●下面是关于CPU与主存储器之间的Cache的叙述,其中正确的是 (43) 。(43) A.Cache存放的只是主存储器中某一部分内容的映象B.Cache能由用户直接访问C.位于主板上的L2 Cache要比与CPU封装在一起的L2 Cache速度快D.位于主板上的L2 Cache要比与CPU做在一基片上的L2 Cache速度快

考题 ● 关于Cache存储器,下面的叙述中正确的是 (15) 。(15)A. Cache存储器是内存中的一个特定区域B. Cache存储器的存取速度介于内存和磁盘之间C. Cache存储器中存放的内容是内存的备份D. Cache存储器存放正在处理的部分指令和数据

考题 下面是微处理器中有关Cache的叙述,其中错误的是A.从Pentium微处理器开始已经将其内部的L1 Cache分离为指令Cache和数据CacheB.Pentium Ⅱ的L2 Cache不在微处理器芯片内部C.Pentium 4微处理器的L1 Cache和L2 Cache均集成在处理器芯片内D.目前市场上销售的赛扬(Celeron)微处理器价格较低,因为芯片内部没有集成Cache

考题 下面是关于Pentium微处理器体系结构的叙述,其中错误的是A.采用超标量结构B.L1 Cache分成指令Cache和数据CacheC.浮点寄存器的位数是32位D.工作模式有实模式、保护模式、虚拟8086模式和系统管理模式4种

考题 下面关于CPU与 Cache 之间关系的叙述中,正确的是A.Cache中存放的是主存储器中一部分信息的映像B.用户可以直接访问CacheC.片内Cache要比二级Cache的容量大得多D.二级Cache要比片内Cache的速度快得多

考题 下面是关于PC机中FCache的叙述,其中错误的是A.Cache技术利用SRAM的高速特性和DRAM的低成本特性,达到既降低成本又提高系统性能的目的B.CPU访问Cache命中时,能在零等待状态下完成数据的读写,不必插入等待周期C.CPU访问Cache未命中时,信息需从DRAM传送到CPU,这时需要插入等待周期D.尽管L2 Cache的工作频率越来越高,但不可能等于CPU的工作频率

考题 对使用Pentium4作为CPU的PC机来说,下面关于Cache的叙述中错误的是A.L1 Cache与CPU制作在同一个芯片上B.L2 Cache的工作频率越来越高,但不可能达到CPU的工作频率C.CPU访问Cache时,若“命中”,则不需插入等待状态D.Cache是CPU和DRAM主存之间的高速缓冲存储器

考题 下面是关于微型计算机存储系统是的层次结构描述正确的是()A.CPU.内存.cachB.外存B、CPU、cache、内存、外存C.内存、cache、CPU、外存D.内存、cache、外存、CPU

考题 高速缓冲存储器 Cache是位于CPU和主存DRAM之间规模或容量较小但速度很快的存储器。下面是关于Cache的叙述,其中错误的是( )。A.PC中采用的Cache方案兼顾了SRAM的高速特性和DRAM的低成本特性,即达到了即降低成本又提高系统性能的目的B.CPU访问Cache“命中”时,由于Cache的速度与CPU相当,因此CPU就能在零等待状态下迅速地完成数据的读写,而不必插入等待状态C.CPU访问CaChe“未命中”时,信息需从主存(DRAM)传送到CPU,这时CPU要插入等待状态D.L1 Cache的工作频率和CPU的工作频率相等,L2 Cache的工作频率越来越高,但不可能等于CPU的工作频率

考题 下面关于Cache的叙述,“(6)”是错误的。A.在体系结构上,Cache存储器位于主存与CPU之间B.Cache存储器存储的内容是动态更新的C.使用Cache存储器并不能扩大主存的容量D.Cache的命中率只与其容量相关

考题 下面是关于嵌入式系统使用的存储器的叙述,其中错误的是()。A.系统使用的RAM有SRAM、DRAM等多种B.Flash存储器分为NOR Flash和NAND Flash两种C.FRAM已得到使用D.目前还没有使用Cache存储器

考题 下面是关于嵌入式系统使用的存储器的叙述,其中错误的是()。A.CPU使用最频繁的少量的程序代码和数据存放在Cache中B.系统正在运行的程序的大部分数据和代码存放在主存储器(内存)中C.嵌入式系统使用Cache的优点是只需要增加少许成本,就能使整个系统的性能得到显著提高D.嵌入式处理器内部的Cache采用DRAM

考题 下面是关于CPU与主存储器之间的cache的叙述,其中正确的是( )。A.cache中存放的只是主存储器中部分内容的映像B.cache的工作方式可以根据需要由软件进行设置C.cache与主存储器是两个各自独立的存储部件,可以选择使用其中的一个D.cache通常是由DRAM制作的

考题 下面是关于CPU与主存储器之间的Cache的叙述,其中正确的是( )。A.Cache中存放的主存储器中某一部分内容的映象B.Cache能由用户直接访问C.位于主板上的12 Cache要比与CPU封装在一起的L1 Cache速度快D.Cache存储器的功能不全由硬件实现

考题 以下关于Cache (高速缓冲存储器)的叙述中,不正确的是( )。A. Cache 的设置扩大了主存的容量B. Cache 的内容是主存部分内容的拷贝C. Cache 的命中率并不随其容量增大线性地提高D. Cache 位于主存与 CPU 之间

考题 下面关于生物技术药物的叙述错误的是( )

考题 ● 下面关于 Cache(高速缓冲存储器)的叙述, “ (9) ”是错误的。(9)A. 在体系结构上,Cache 存储器位于主存与 CPU之间B. Cache 存储器存储的内容是主存部分内容的拷贝C. 使用 Cache 存储器并不能扩大主存的容量D. Cache 的命中率只与其容量相关

考题 以下关于Cache和主存叙述中,不正确的是( )。A.Cache大小一般小于主存 B.Cache的存取速度不小于主存 C.Cache的一个重要指标是命中率 D.Cache和主存之间不存在地址映射

考题 以下关于CPU与主存之间增加高速缓存(Cache)的叙述中,错误的是()。A、Cache扩充了主存储器的容量B、Cache可以降低由于CPU与主存之间的速度差异造成的系统性能影响C、Cache的有效性是利用了对主存储器访问的局部性特征D、Cache中通常保存着主存储器中部分内容的一份副本

考题 关于高速缓冲存储器的叙述中,正确的是()A、Cache的容量大于RAMB、Cache的运行速度低于RAMC、Cache是外存储器D、Cache是为了解决CPU与RAM速度不匹配的问题

考题 spark中关于cache算子和persist算子的关系说法错误的是()A、cache算子是persist算子的一个子集B、persist算子是cache算子的一个子集C、persist算子包含cache算子D、cache算子包含persist算子

考题 关于spark中cache算子与persist算子关系叙述正确的是()A、_useDiskB、_useMemoryC、_useOffHeapD、_useDes

考题 关于Cache的3种基本映射方式,下面叙述中错误的是()。A、Cache的地址映射有全相联、直接、多路组相联等3种基本映射方式B、全相联映射方式,即主存单元与Cache单元随意对应,线路过于复杂,成本太高C、多路组相联映射是全相联映射和直接映射的一种折中方案,有利于提高命中率D、直接映射是全相联映射和组相联映射的一种折中方案,有利于提高命中率

考题 下面是关于CPU与Cache之间关系的描述,其中正确的一条描述是()A、Cache中存放的是主存储器中一部分信息的映像B、用户可以直接访问CacheC、片内Cache要比二级Cache的容量大得多D、二级Cache要比片内Cache的速度快得多

考题 下面是关于微型计算机存储系统是的层次结构描述正确的是()A、CPU.内存.cache.外存B、CPU、cache、内存、外存C、内存、cache、CPU、外存D、内存、cache、外存、CPU

考题 关于计算机Cache功能的叙述中,()是不对的。A、“Cache是介于CPU和硬盘驱动器之间的存储器”B、“CPU存取Cache中的数据速度较快”C、“Cache的容量达到一定数量后,速度的提高就不显著了”D、“Cache缓冲存储器是一种SRAM静态存储器”

考题 单选题下面是关于嵌入式系统使用的存储器的叙述,其中错误的是()。A 系统使用的RAM有SRAM、DRAM等多种B Flash存储器分为NORFlash和NANDFlash两种C FRAM已得到使用D 目前还没有使用Cache存储器