网友您好, 请在下方输入框内输入要搜索的题目:

题目内容 (请给出正确答案)

在给接口编址的过程中,如果有5根地址线没有参加译码,则可能产生()个重叠地址。

  • A、5
  • B、5的2次幂
  • C、2的5次幂
  • D、10

参考答案

更多 “在给接口编址的过程中,如果有5根地址线没有参加译码,则可能产生()个重叠地址。A、5B、5的2次幂C、2的5次幂D、10” 相关考题
考题 在给接口编址的过程中,如果有5根地址没有参加译码,则可能产生( )个重叠地址。 A、5B、52C、25D、10

考题 32位地址线可对()的内存进行编址。 A.8GBB.4GBC.1GBD.2GB

考题 在现行PC机中,常用存储器地址线中的低10位作输入/输出口地址线。设某接口芯片内部有16个端口,该接口芯片的片选信号由地址译码器产生,则地址译码器的输入地址线一般应为( )。A.全部10位地址线B.其中的高8位地址线C.其中的高6位地址线D.其中的高4位地址线

考题 对于内存与接口地址独立编址的计算机,下列描述中,不正确的是(28)。A.内存地址也可作为接口地址使用B.内存地址不可作为接口地址使用C.接口地址不可作为内存地址使用D.接口地址也可作为外存地址使用

考题 阅读以下关于LED接口电路的叙述,回答问题1至问题2,将答案填入答题纸的对应栏内。[说明]某计算机系统采用内存和接口统一编址方式。内存可寻址空间为1MB,内存地址用 A0~A19传送,读写信号分别为/MEMR和/MEMW;接口可寻址空间为64KB,接口地址用A0~A15传送,读写信号分别为/IOR和/IOW。在该计算机系统上设计的LED接口电路如下图所示,分配的接口地址为0000H。图中的74374为锁存器,其真值表见下表。Z表示高阻。上图所示的LED接口电路中有设计错误,请找出其中至少4处错误(从编号为①~⑧的备选答案中选择)。①74374的接5V②A16~A19没参加接口地址译码③LED的限流电阻R的阻值太小④译码器为或非门⑤LED阴极接电源⑥/MEMW没参加接口地址译码⑦/IOW没参加接口地址译码⑧LED的限流电阻R的阻值太大

考题 使用专用I/O指令为每个外围设备I/O接口中的有关寄存器分配I/O端口地址,此方式称为( )。A.端口编址B.外设与内存统一编址C.外设独立编址D.内存寻址

考题 在现行PC机中,常用存储器地址线中的低10位作输入输出口地址线。设某接口芯片内部有16个端口,该接口芯片的片选信号由地址译码器产生,则地址译码器的输入地址线一般应为( )。A.其中的高8位地址线B.其中的高4位地址线,C.其中的高6位地址线D.以上都不对

考题 【问题1】(5分)图2-1所示的LED接口电路中有设计错误,请找出其中至少4处错误(从编号为①~⑧的备选答案中选择)。①74374的接5V②A16~A19没参加接口地址译码③LED的限流电阻R的阻值太小④译码器为或非门⑤LED阴极接电源⑥/MEMW没参加接口地址译码⑦/IOW没参加接口地址译码⑧LED的限流电阻R的阻值太大

考题 有一微机系统,采用CPU的低10位地址线A0~A9作为输入输出口的地址线,系统中接口芯片内部有16个端口地址,该接口芯片的片选信号由地址译码器产生,则地址译码器的输入地址线一般应为()。A.A5~A9 B.A4~A9 C.A2~A9 D.A0~A9

考题 自动编址中,按顺序给每个传感器编地址,传感器的地址必须是初始地址()才能自动编址。

考题 由于使用PAT可以将所有内部源地址转换为公网地址,因此一些工程师在内部网络编址时并没有使用RFC1918规定的私有地址。对于这种IP编址方式,以下说法中正确的是()A、这种编址方式可能产生的问题是,如果互联网中某一个服务的IP地址与内部某IP地址冲突,则内部主机将无法访问该互联网服务。B、这种编址方式可能产生的问题是,由于内部使用了公网IP地址,如果地址和某一个互联网服务IP地址冲突,可能出现外网的其他用户无法访问此服务的情况。C、可以使用这种编址方式,因为在出口设备进行了地址转换,内部用户访问互联网服务不会出现任何问题。D、可以使用这种编址方式,因为互联网中的路由设备中不会存在到达用户内网的路由,及时内部IP与互联网某服务的IP冲突,也不会影响外网用户访问该互联网服务。

考题 有一微机系统,采用CPU的低10位地址线A0~A9作为输入输出口的地址线,系统中接口芯片内部有16个端口地址,该接口芯片的片选信号由地址译码器产生,则地址译码器的输入地址线一般应为()。A、A5~A9B、A4~A9C、A2~A9D、A0~A9

考题 I/O编址方式为统一编址时,存储单元和I/O设备是靠()来区分的。A、不同的地址线B、不同的地址码C、不同的控制线D、都不对

考题 80x86系列微处理器采用的是什么编制方式()。A、I/O端口与内存统一编址B、I/O端口独立编址C、全译码编址D、部分译码编址

考题 在给接口编址的过程中,如果有4根地址线没有参加译码,则会产生()个重叠地址。A、4B、8C、16D、32

考题 用2K×4位RAM构成64KB的存储系统,需要多少RAM芯片?需要多少位地址作为片外地址译码?设系统为20位地址线,采用全译码方式。

考题 8086有()条地址线,直接寻址能力为()。内存单元的编址为()。

考题 对一个存储器芯片进行片选译码时,有一个高位系统地址信号没有参加译码,则该芯片的每个存储单元占有()个存储器地址。

考题 在给接口编址的过程中,如果有5根地址线没有参加译码,则可能产生()个重叠地址。A、5B、25C、32D、10

考题 I/O端口的独立编址方式特点有()。A、地址码较长B、需专用的I/O指令C、只需存储器取指令D、译码电路较简单

考题 在设计接口地址时,如果有一条地址线未用到,则可能会产生()个重叠地址。A、1B、2C、4D、10

考题 为了实现输入输出操作,指令中()。A、必须指明外围设备的设备号B、必须指明外围接口中寄存器的地址码C、必须同时指明外围设备号与接口中寄存器的总线地址D、对单独编址方式,可以指明设备号或端口地址。对统一编址方式,可以指明寄存器的总线地址

考题 扩展I/O接口时,I/O口地址与片外数据存储器RAM的地址采取统一编址

考题 并行总线方式扩展可以采用的编址技术有线选法和译码法,译码法的优势在于()。

考题 单选题I/O编址方式为统一编址时,存储单元和I/O设备是靠()来区分的。A 不同的地址线B 不同的地址码C 不同的控制线D 都不对

考题 单选题在设计接口地址时,如果有一条地址线未用到,则可能会产生()个重叠地址。A 1B 2C 4D 10

考题 填空题对一个存储器芯片进行片选译码时,有一个高位系统地址信号没有参加译码,则该芯片的每个存储单元占有()个存储器地址。