网友您好, 请在下方输入框内输入要搜索的题目:
题目内容
(请给出正确答案)
从原理上讲,DRAM与CPU连接比SRAM与CPU连接要增加哪些电路?它们的作用分别是什么?
参考答案
更多 “从原理上讲,DRAM与CPU连接比SRAM与CPU连接要增加哪些电路?它们的作用分别是什么?” 相关考题
考题
下面关于SRAM、DRAM存储器芯片的叙述中,正确的是:A.SRAM和DRAM都是RAM芯片,掉电后所存放的内容会丢失B.SRAM的集成度比DRAM高C.DRAM的存取速度比SRAM快D.CPU中的Cache既可用SRAM构成也可用DRAM构成
考题
下面是有关DRAM和SRAM存储器芯片的叙述:① SRAM比DRAM存储电路简单② SRAM比DRAM成本高③ SRAM比DRAM速度快④ SRAM需要刷新,DRAM不需要刷新A.①和②B.②和③C.③和④D.①和④
考题
下面是有关DRAM和SRAM存储器芯片的叙述 Ⅰ.DRAM存储单元的结构比SRAM简单 Ⅱ.DRAM比SRAM成本高 Ⅲ.DRAM比SRAM速度快 Ⅳ.DRAM要刷新,SRAM不需刷新 其中正确的是A.Ⅰ和ⅡB.Ⅱ和ⅢC.Ⅲ和ⅣD.Ⅰ和Ⅳ
考题
下面是有关DRAM和SRAM存储器芯片的叙述:Ⅰ.DRAM存储单元的结构比SRAM简单Ⅱ.DRAM比SRAM成本高Ⅲ.DRAM比SRAM速度快Ⅳ.DRAM要刷新,SRAM不需刷新其中哪两个叙述是错误的?A.Ⅰ和ⅡB.Ⅱ和ⅢC.Ⅲ和ⅣD.Ⅰ和Ⅳ
考题
高速缓冲存储器 Cache是位于CPU和主存DRAM之间规模或容量较小但速度很快的存储器。下面是关于Cache的叙述,其中错误的是( )。A.PC中采用的Cache方案兼顾了SRAM的高速特性和DRAM的低成本特性,即达到了即降低成本又提高系统性能的目的B.CPU访问Cache“命中”时,由于Cache的速度与CPU相当,因此CPU就能在零等待状态下迅速地完成数据的读写,而不必插入等待状态C.CPU访问CaChe“未命中”时,信息需从主存(DRAM)传送到CPU,这时CPU要插入等待状态D.L1 Cache的工作频率和CPU的工作频率相等,L2 Cache的工作频率越来越高,但不可能等于CPU的工作频率
考题
有关I/O端口的描述不正确的是()A、I/O端口从逻辑上讲是被CPU访问的寄存器B、从连接形式上讲,I/O端口总是与总线连接C、一般对I/O端口的访问只能通过专用的指令D、I/O端口可以看作是CPU与外设交换数据的中转站
考题
下面是有关DRAM和SRAM存储器芯片的叙述: ①SRAM比DRAM存储电路复杂 ②SRAM比DRAM成本高 ③SRAM比DRAM速度慢 ④SRAM需要刷新,DRAM不需要刷新; 其中正确的是()。A、①和②B、②和③C、③和④D、①和④
考题
在芯片组中,有一种结构,叫做南北桥结构。在南北桥结构中,北桥的作用是()。A、实现CPU、内存与AGP显示系统的连接B、实现CPU局部总线(FSB)与PCI总线的连接C、实现CPU等与主板上其它器件的连接D、实现CPU等器件与外设的连接
考题
下面是有关DRAM和SRAM存储器芯片的叙述正确的是().①SRAM比DRAM存储电路简单②SRAM比DRAM成本高③SRAM比DRAM速度快④SRAM需要刷新,DRAM不需要刷新A、①和②B、②和③C、③和④D、①和④
考题
单选题有关I/O端口的描述不正确的是()A
I/O端口从逻辑上讲是被CPU访问的寄存器B
从连接形式上讲,I/O端口总是与总线连接C
一般对I/O端口的访问只能通过专用的指令D
I/O端口可以看作是CPU与外设交换数据的中转站
考题
单选题在芯片组中,有一种结构,叫做南北桥结构。在南北桥结构中,北桥的作用是()。A
实现CPU、内存与AGP显示系统的连接B
实现CPU局部总线(FSB)与PCI总线的连接C
实现CPU等与主板上其它器件的连接D
实现CPU等器件与外设的连接
考题
单选题确定ESX主机的硬件要求时,需要考虑哪四种核心资源?()A
RAM、CPU、磁盘存储和资源池B
RAM、CPU、数据存储和网络连接C
RAM、CPU、磁盘存储和网络连接D
RAM、CPU、数据存储和磁盘存储
热门标签
最新试卷