网友您好, 请在下方输入框内输入要搜索的题目:

题目内容 (请给出正确答案)

利用2个74LS138和1个非门,可以扩展得到1个()线译码器。

  • A、2-4
  • B、3-8
  • C、4-16
  • D、无法确定

参考答案

更多 “利用2个74LS138和1个非门,可以扩展得到1个()线译码器。A、2-4B、3-8C、4-16D、无法确定” 相关考题
考题 用原码输出的译码器实现多输出逻辑函数,需要增加若干个()。 A、非门B、与非门C、或门D、或非门

考题 利用2个74LS138和1个非门,可以扩展得到1个()线译码器。 A、4-16B、3-8C、2-4D、无法确定

考题 下列哪些组合能实现一个5-32二进制译码器()。 A、2个3-8译码器和一个非门B、3个3-8译码器和一个非门C、4个3-8译码器和一个非门D、5个3-8译码器

考题 利用2个74LS38和个非门,可以扩展得到个( )线译码器。 A、4-16B、3-8C、2-4D、无法确定。

考题 TTL集成电路74LS138是3/8线译码器,译码器为输出低电平有效,若输入为A2A1A0=101时,输出:为()。 A、00100000B、11011111C、11110111D、00000100

考题 试用3线-8线译码器74LS138和门电路实现一位二进制全减器(输入为被减数、减数与来自低位的借位;输出为差和向高位的借位)。要求用按键输入减数、被减数和进位,发光二极管显示减法结果。

考题 试用4线-16线译码器74154、16选1数据选择器74150以及非门7404设计一个用6根线传输16 线信号的电路(需要查阅74154和74150数据手册,了答案这两个芯片的功能)。

考题 由3-8线译码器74LS138构成的逻辑电路如图所示,该电路能实现的逻辑功能为(  )。 A. 8421码检测及四舍五入 B. 全减器 C. 全加器 D. 比较器

考题 1个3线-8线译码器74LS138,当输入端A=0、B=0、C=1时,输出Y0和Y7的状态分别为(  )。A. 0、0 B. 0、1 C. 1、0 D. 1、1

考题 1个3线-8线译码器74LS138,当输入端A=0、B=0、C=1时,输出Y0和Y7的状态分别为()。A、0、0B、0、1C、1、0D、1、1

考题 用高电平为输出有效的译码器实现组合逻辑电路时,还需要()。A、与非门B、或非门C、与门D、或门

考题 74LS138是3-8译码器。

考题 存储器字数的扩展可以利用外加译码器控制数个芯片的片选输入端来实现。

考题 74LS138是具有3位输入、多位输出的译码器芯片,其输出作为片选信号时,最多可以选中()个芯片。

考题 74LS138是具有3个输入的译码器芯片,其输出作为片选信号时,最多可以选中()块芯片。

考题 74LS138是具有3个输入的译码器芯片,其输出作为片选信号时,最多可以选8片芯片。()

考题 用3线-8译码器74LS138和辅助门电路实现逻辑函数F=A2+A2’A1’,应()。A、用与非门,F=(Y0’Y1’Y4’Y5’Y6’Y7’)’B、用与门,F=Y2’Y3’C、用或门,F=Y2’+Y3’D、用或门,F=Y0’+Y1’+Y4’+Y5’+Y6’+Y7’

考题 74LS138是()。A、集成3线-8线译码器B、集成3线-8线数据选择器C、集成8线-3线译码器D、集成3线-8线数据分配器

考题 3—8译码器74LS138在全译码寻址方式中,译码器的输出端通常与单片机接口芯片的()端连接。

考题 74LS138是具有3个输入的译码器芯片,用其输出作片选信号,最多可在()块芯片中选中其中任一块。

考题 单选题利用2个74LS138和1个非门,可以扩展得到1个()线译码器。A 2-4B 3-8C 4-16D 无法确定

考题 填空题74LS138是具有3个输入的译码器芯片,其输出作为片选信号时,最多可以选中()块芯片。

考题 单选题用低电平为输出有效的译码器实现组合逻辑电路时,还需要()。A 与非门B 或非门C 与门D 或门

考题 判断题74LS138是3-8译码器。A 对B 错

考题 单选题用原码输出的译码器实现多输出逻辑函数,需要增加若干个()。A 非门B 与非门C 或门D 或非门

考题 单选题利用2个74LSl38和1个非门,可以扩展得到1个()线译码器。A 2—4B 3—8C 4—16D 无法确定。

考题 单选题1个3线-8线译码器74LS138,当输入端A=0、B=0、C=1时,输出Y0和Y7的状态分别为()。A 0、0B 0、1C 1、0D 1、1

考题 多选题74LS138是()。A集成3线-8线译码器B集成3线-8线数据选择器C集成8线-3线译码器D集成3线-8线数据分配器