网友您好, 请在下方输入框内输入要搜索的题目:

题目内容 (请给出正确答案)

Cache中的内容是()

  • A、主存容量的扩充
  • B、是主存储器中的部分地址内容的副本
  • C、主存储器内容的地址
  • D、主存储器部分地址的副本

参考答案

更多 “Cache中的内容是()A、主存容量的扩充B、是主存储器中的部分地址内容的副本C、主存储器内容的地址D、主存储器部分地址的副本” 相关考题
考题 ● 以下关于CPU 与主存之间增加高速缓存(Cache)的叙述中,错误的是 (4) 。(4)A. Cache扩充了主存储器的容量B. Cache可以降低由于CPU 与主存之间的速度差异造成的系统性能影响C. Cache的有效性是利用了对主存储器访问的局部性特征D. Cache中通常保存着主存储器中部分内容的一份副本

考题 以下关于CPU与主存之间增加调整缓存(Cache)的叙述,不正确的是()。 A.Cache扩充了主存储器的容量B.Cache可以降低由于CPU与主存之间的速度差异造成的系统性能影响C.Cache的有效性是利用了对主存储器访问的局部特征D.Cache中通常保存着主存储器中部分内容的一份副本

考题 计算机中的主存储器,使用一维线性编址,这种地址称为________,其地址的集合称为________。

考题 由于Cache中保存的是主存储器的一部分副本,则有可能在一段时间内,主存储器中某单元的内容与Cache中对应单元的内容出现不一致。() 此题为判断题(对,错)。

考题 地址映象是将主存储器中的数据分块按某种规则装入Cache存储器中,并建立主存储器地址与Cache存储器地址之间的对应关系。() 此题为判断题(对,错)。

考题 对于Cache中的副本与主存储器中的内容能否保持一致,是Cache能否可靠工作的一个关键问题。() 此题为判断题(对,错)。

考题 存储器管理的主要功能有主存储器的分配和管理、地址映射、扩充主存容量和存储保护。() 此题为判断题(对,错)。

考题 计算机的主存储器用来存储数据和指令,为了实现按地址访问,每个存储单元必须有一个唯一的地址。PC机主存储器的编址单位是【 】。

考题 以下关于CPU与主存之问增加高速缓存(Cache)的叙述中,错误的是______。A.Cache扩充了主存储器的容量B.Cache可以降低由于CPU与主存之间的速度差异造成的系统性能影响C.Cache的有效性是利用了对主存储器访问的局部性特征D.Cache中通常保存着主存储器中部分内容的一份副本A.B.C.D.

考题 计算机的主存储器(内存)用来存储数据和指令,为了实现按地址访问,每个存储单元必须有一个唯一的地址。PC机主存储器的编址最小单位是【 】。

考题 以下关于CPU与主存之间增加高速缓存(Cache)的叙述中,错误的是______。A.Cache扩充了主存储器的容量B.Cache可以降低由于CPU与主存之间的速度差异造成的系统性能影响C.Cache的有效性是利用了对主存储器访问的局部性特征D.Cache中通常保存着主存储器中部分内容的一份副本

考题 在IBM-PC/XT微机中,字符/图形显示缓冲区的地址分配方法是( )。A.使用系统的端口地址B.占用主存储器的部分RAMC.单独分配地址D.占用主存储器的部分ROM

考题 下面是关于CPU与主存储器之间的cache的叙述,其中正确的是( )。A.cache中存放的只是主存储器中部分内容的映像B.cache的工作方式可以根据需要由软件进行设置C.cache与主存储器是两个各自独立的存储部件,可以选择使用其中的一个D.cache通常是由DRAM制作的

考题 下面是关于CPU与主存储器之间的Cache的叙述,其中正确的是( )。A.Cache中存放的主存储器中某一部分内容的映象B.Cache能由用户直接访问C.位于主板上的12 Cache要比与CPU封装在一起的L1 Cache速度快D.Cache存储器的功能不全由硬件实现

考题 在主存储器和CPU之间增加Cache的目的是______。A.解决CPU和主存之间的速度匹配问题 B.扩大主存储器容量 C.扩大CPU中通用寄存器的数量 D.既扩大主存储器容量,又扩大CPU中通用寄存器的数量

考题 以下关于CPU与主存之间增加高速缓存(Cache)的叙述,不正确的是() A. Cache扩充了主存储器的容量 B. Cache可以降低由于CPU与主存之间的速度差异造成的系统性能影响 C. Cache的有效性是利用了对主存储器访问的局部性特征 D. Cache中通常保存着主存储器中部分内容的一份副本

考题 主存储器和CPU之间增加Cache的目的是( )。A.解决CPU和主存之间的速度匹配问题 B.扩大主存储器容量 C.扩大CPU中通用寄存器的数量 D.既扩大主存储器容量,又扩大CPU中通用寄存器的数量

考题 在高速缓存(Cache)—主存储器构成的存储系统中( )。A.主存地址到Cache地址的变换由硬件完成,以提高速度 B.主存地址到Cache地址的变换由软件完成,以提高灵活性 C.Cache的命中率随其容量增大线性地提高 D.Cache的内容在任意时刻与主存内容完全一致

考题 Pentium机中的寄存器、Cache、主存储器及辅存储器,其存取速度从高到低的顺序是()A、主存储器,Cache,寄存器,辅存B、快存,主存储器,寄存器,辅存C、寄存器,Cache,主存储器,辅存D、寄存器,主存储器,Cache,辅存

考题 下面是主存储器和CAChe的比较,正确的有()A、微机主存储器多数采用半导体动态存储器(DRAM),CAChe采用半导体静态存储器(SRAM)。这两种存储器中的信息均不能长期保留B、CPU访问主存储器的速度快于访问CAChe的速度C、在配有CAChe的计算机中,CPU每次访问存储器都首先访问CAChe,若欲访问的数据在CAChe中,则访问结束,否则,再访问主存储器,并把有关数据取人CACheD、CAChe容量一般都小于主存储器

考题 主存储器和CPU之间增加Cache的目的是()。A、解决CPU和主存之间的速度匹配问题B、扩大主存储器容量C、扩大CPU中通用寄存器的数量D、既扩大主存储器容量,又扩大CPU中通用寄存器的数量

考题 在主存储器和CPU之间增设高速缓冲存储器Cache的目的是()。A、扩大主存储器的容量B、解决CPU与主存储器之间的速度匹配问题C、扩大CPU中通用寄存器的数量D、既扩大主存储器的容量又扩大CPU中通用寄存器的数量

考题 为什么要保持Cache内容与主存储器内容的一致性?为了保持Cache与主存储器内容的一致性应采取什么方法?

考题 单选题以下关于CPU与主存之间增加高速缓存(Cache)的叙述中,错误的是()。A Cache扩充了主存储器的容量B Cache可以降低由于CPU与主存之间的速度差异造成的系统性能影响C Cache的有效性是利用了对主存储器访问的局部性特征D Cache中通常保存着主存储器中部分内容的一份副本

考题 问答题为什么要保持Cache内容与主存储器内容的一致性?为了保持Cache与主存储器内容的一致性应采取什么方法?

考题 单选题Pentium机中的寄存器、Cache、主存储器及辅存储器,其存取速度从高到低的顺序是()A 主存储器,Cache,寄存器,辅存B 快存,主存储器,寄存器,辅存C 寄存器,Cache,主存储器,辅存D 寄存器,主存储器,Cache,辅存

考题 单选题以下关于CPU与主存之间增加调整缓存(Cache)的叙述,不正确的是()。A Cache扩充了主存储器的容量B Cache可以降低由于CPU与主存之间的速度差异造成的系统性能影响C Cache的有效性是利用了对主存储器访问的局部特征D Cache中通常保存着主存储器中部分内容的一份副本