网友您好, 请在下方输入框内输入要搜索的题目:

题目内容 (请给出正确答案)

在组合逻辑电路中使用的J、K触发器,它的控制端为R、S端。


参考答案

更多 “在组合逻辑电路中使用的J、K触发器,它的控制端为R、S端。” 相关考题
考题 JK触发器只要J,K端同时为1,则一定引起状态翻转。()

考题 使触发器呈计数状态的控制函数是()A、J=K+1B、D=QC、/S=Q,/R=QD、T=0

考题 如果用JK触发器来实现T触发器,则JK触发器的驱动端需要做如下的连接()。 A.J=K=TB.J=K=0C.J=T;K=TD.J=T,K=T'

考题 下列触发器中,没法约束条件的是() A.时钟R--S触发器B.基本R--S触发器C.主从J--K触发器D.边沿D触发器

考题 下列触发器中,()不可作为同步时序逻辑电路的存储元件 A.基本R-S触发器B.D触发器C.J-K触发器D.T触发器

考题 欲使J K触发器按Q n+1=0工作,可使J K触发器的输入端()。A.J=K=1B.J=Q,K=QC.J=Q,K=1D.J=0,K=1E.J=K=1

考题 欲使J K触发器按Q n+1=Q n工作,可使J K触发器的输入端()。A.J=K=1B.J=Q,K=QC.J=Q,K=QD.J=Q,K=1E.J=1,K=Q

考题 一个基本的R5触发器,R为复位端,S为置位端,它们均为低电平有效。若R=1,S=0,则该触发器Q端的状态是()。A、DB、不定C、1D、在0与1之间振荡

考题 与非门构成的基本RS触发器,S端为0,R端为1,这时RS触发器状态为:1。

考题 当JK触发器作T触发器使用时,其J,K端的状态应为()A、J=T,K=1B、J=T,K=TC、J=0,K=0D、J=1,K=T

考题 无论J-K触发器原来状态如何,当输入端J=1、K=0时,在时钟脉冲作用下,其输出端Q的状态为()。A、0B、1C、保持不变D、不能确定

考题 下列的()触发器存在约束条件,因而在使用时必须严格注意输入端的状态。A、TB、DC、J-KD、基本R-S

考题 保持及若某个电路中要求使用具有双端输入形式的触发器,且触发器具有置“1”、置“0”翻转功能,则应选用()。A、TB、DC、J-KD、基本R-S

考题 若R和S为两个输入端,下面是同步触发器说法正确的是()。A、在CP=1期间,如R=0、S=1,触发器为“1”态B、在CP=1期间,如R=1、S=0,触发器为“0”态C、在CP=1期间,如R=0、S=0,触发器保持原状态D、在CP=1期间,如R=1、S=0,触发器为“1”态E、在CP=1期间,如R=0、S=1,触发器为“0”态

考题 最简形式的触发器是()A、基本R-S触发器B、D触发器C、J-K触发器D、T触发器

考题 下列触发器中,()不可作为同步时序逻辑电路的存储元件。A、基本R-S触发器B、D触发器C、J-K触发器D、T触发器

考题 下列触发器中,没有约束条件的是()。A、主从R-S触发器B、基本R-S触发器C、主从J-K触发器D、以上均有约束条件

考题 欲使JK触发器按Qn+1=Qn工作,可使JK触发器的输入端()。A、J=K=0B、J=Q,K=Q’C、J=Q’,K=QD、J=Q,K=0E、J=0,K=Q’

考题 欲使JK触发器按Qn+1=0工作,可使JK触发器的输入端()A、J=K=1B、J=Q,K=QC、J=Q,K=1D、J=0,K=1

考题 欲使JK触发器按工作,可使JK触发器的输入端()。A、J=K=1B、J=Q,K=QC、J=K=0D、J=1,K=0

考题 一个同步RS触发器,R为复位端,S为置位端,它们均为低电平有效,若CP=0,R=1,S=0,则该触发器Q端的状态()A、维持不变B、变为0C、变为1D、无法判断

考题 下列触发器中不属于双稳态触发器的是()A、R—S触发器B、J—K触发器C、施密特触发器D、自激振荡器

考题 最简单的触发器是()A、基本R-S触发器B、D触发器C、同步R-S触发器D、J-K触发器

考题 当JK触发器作T’触发器使用时,其J,K端的状态应为()A、J=1,K=1B、J=0,K=1C、J=0,K=0D、J=1,K=0

考题 规定RS触发器()的状态作为触发器的状态。A、R端B、S端C、Q端

考题 判断题K触发器的输入端J悬空,则相当于J=0。A 对B 错

考题 多选题触发器是存储电路的基本元件,根据触发器时钟端的连接方式,把时序逻辑电路分为()。A同步时序电路B组合逻辑电路C触发器电路D异步时序电路