网友您好, 请在下方输入框内输入要搜索的题目:

题目内容 (请给出正确答案)

TTL集成门电路输出高电平时具有很()的输出电阻,输出低电平时具有很()的输出电阻。

  • A、低、高
  • B、低、低
  • C、高、低
  • D、高、高

参考答案

更多 “TTL集成门电路输出高电平时具有很()的输出电阻,输出低电平时具有很()的输出电阻。A、低、高B、低、低C、高、低D、高、高” 相关考题
考题 集成运算放大器的特点是:() A、低增益B、高增益C、高输入电阻D、低输出电阻E、低输入电阻F、高输出电阻

考题 射极输出器电路具有输入电阻低、输出电阻高的特点。() 此题为判断题(对,错)。

考题 串联电压负反馈电路的特点? A、输入电阻低、输出电阻低B、输入电阻高、输出电阻高C、输入电阻高、输出电阻低D、输入电阻低、输出电阻高

考题 射极跟随器具有( )特点。 A、电流放大倍数小B、电压放大倍数高C、输出输入反相D、电压放大倍数近似于1且小于1输入电阻高,输出电阻低

考题 射极跟随器的特点是()。 A、输入电阻高B、输入电阻低C、输出电阻高

考题 共基极电路具有( )的特点。A.输入电阻高B.输出电阻低C.电流增益高D.高频特性好

考题 共射极放大电路特点?_________ A.放大倍数高B.输入电阻低C.输出电阻高D.输出电阻低

考题 射极输出器的主要特点是() A、电压放大倍数无穷大,输出电阻高,输入电阻低B、电压放大倍数接近1,输出电阻低,输入电阻高C、电压放大倍数为0,输出电阻低,输入电阻高D、以上说法都不对

考题 集成运算放大器是一种具有高放大倍数、高输入电阻、低输出电阻、直接耦合放大器。() 此题为判断题(对,错)。

考题 理想运算放大器的输入、输出电阻是( )。A、输入电阻高,输出电阻低 B、输入电阻输出电阻均高 C、输入电阻底,输出电阻高 D、输入电阻输出电阻均低

考题 分立元件门电路于集成门电路相比具有哪些缺点。()A、结构简单、成本低B、输出的高低电平数值和输入高、低电平数值不相等C、带负载能力差D、带负载能力强

考题 射极输出器的主要优点是输入电阻高和输出电阻低。

考题 ()具有输入电阻高、输出电阻低,工作稳定等优点,所以常用它作为阻抗变换器。A、共集电极电路B、共基极电路C、射极输出器

考题 TTL门电路的可能输出状态是()。A、高电平B、低电平C、高电流D、低电流E、高阻态

考题 一个由理想运算放大器组成的同相比例运算电路,其输入输出电阻是()。A、输入电阻高,输出电阻低B、输入、输出电阻均很高C、输入、输出电阻均很低D、输入电阻低,输出电阻高

考题 供电电压相同时,CMOS电路与TTL电路输出的高电平与低电平的情况为()A、CMOS的输出高电平比TTL的输出高电平高,低电平比TTL输出的低电平低B、CMOS的输出高电平比TTL的输出高电平高,低电平比TTL输出的低电平高C、CMOS的输出高电平比TTL的输出高电平低,低电平比TTL输出的低电平低D、CMOS的输出高电平比TTL的输出高电平低,低电平比TTL输出的低电平高

考题 射极输出器有输入电阻高输出电阻低的特点,用作低输出电阻的输出级,可以提高放大器带负载的能力。

考题 射极输出器具有()作用。A、输入电阻低B、输出电阻大C、输入电阻高D、输出电阻小E、电压跟随

考题 三极管()组态的放大电路具有输入电阻高、输出电阻低的特点。

考题 与共射单管放大电路相比,射极输出器电路的特点是()A、输入电阻高,输出电阻低B、输入电阻低,输出电阻高C、输入,输出电阻都很高D、输入,输出电阻都很低

考题 下列对集成电路运算放大器描述正确的是()A、是一种低电压增益、高输入电阻和低输出电阻的多级直接耦合放大电路B、是一种高电压增益、低输入电阻和低输出电阻的多级直接耦合放大电路C、是一种高电压增益、高输入电阻和高输出电阻的多级直接耦合放大电路D、是一种高电压增益、高输入电阻和低输出电阻的多级直接耦合放大电路

考题 射极输出器电路具有输入电阻低、输出电阻高的特点。()

考题 射极输出器的主要特点是()A、输入电阻低,输出电阻高,电压放大倍数高B、输入电阻高,输出电阻低,电压放大倍数接近1而小于1C、输入电阻高,输出电阻高,电压放大倍数高D、输入电阻低,输出电阻高,电压放大倍数接近1而于1

考题 共基极电路具有()的特点。A、输入电阻高B、输出电阻低C、电流增益高D、高频特性好

考题 多选题TTL门电路的可能输出状态是()。A高电平B低电平C高电流D低电流E高阻态

考题 单选题与共射单管放大电路相比,射极输出器电路的特点是()。A 输入电阻高,输出电阻低B 输入电阻低,输出电阻高C 输入,输出电阻都很高D 输入,输出电阻都很低

考题 单选题供电电压相同时,CMOS电路与TTL电路输出的高电平与低电平的情况为()A CMOS的输出高电平比TTL的输出高电平高,低电平比TTL输出的低电平低B CMOS的输出高电平比TTL的输出高电平高,低电平比TTL输出的低电平高C CMOS的输出高电平比TTL的输出高电平低,低电平比TTL输出的低电平低D CMOS的输出高电平比TTL的输出高电平低,低电平比TTL输出的低电平高