网友您好, 请在下方输入框内输入要搜索的题目:
题目内容
(请给出正确答案)
判断题
高速缓冲存储器的开发利用了局部性原理,即在处理器与主存储器之间提供一个容量小而快速的存储器。
A
对
B
错
参考答案
参考解析
解析:
更多 “判断题高速缓冲存储器的开发利用了局部性原理,即在处理器与主存储器之间提供一个容量小而快速的存储器。A 对B 错” 相关考题
考题
主存储器和CPU之间增加高速缓冲存储器的目的是()
A.解决CPU和主存之间的速度匹配问题B.扩大主存储器的容量C.扩大CPU中通用寄存器的数量D.既扩大主存容量又扩大CPU通用寄存器数量
考题
以下关于CPU与主存之间增加高速缓存(Cache)的叙述中,错误的是______。A.Cache扩充了主存储器的容量B.Cache可以降低由于CPU与主存之间的速度差异造成的系统性能影响C.Cache的有效性是利用了对主存储器访问的局部性特征D.Cache中通常保存着主存储器中部分内容的一份副本
考题
高档486PC 机,主板(母板)上一般带有高速缓冲存储器,简称CACHE,这个CACHE是( )。A.硬盘与主存储器之间的缓存B.软盘与主存储器之间的缓存C.CPU与视频设备之间的缓存D.CPU与主存储器之间的缓存
考题
以下关于CPU与主存之间增加高速缓存(Cache)的叙述,不正确的是()
A. Cache扩充了主存储器的容量
B. Cache可以降低由于CPU与主存之间的速度差异造成的系统性能影响
C. Cache的有效性是利用了对主存储器访问的局部性特征
D. Cache中通常保存着主存储器中部分内容的一份副本
考题
在主存储器和CPU之间增设高速缓冲存储器Cache的目的是()。A、扩大主存储器的容量B、解决CPU与主存储器之间的速度匹配问题C、扩大CPU中通用寄存器的数量D、既扩大主存储器的容量又扩大CPU中通用寄存器的数量
考题
下面是对高速缓冲存储器(CAChe)的描述,正确的有()A、CAChe是位于CPU与主存储器之间,对用户是透明的一种高速小容量存储器B、在现代CPU设计技术中,常将CAChe分成一级CAChe和二级CACheC、一级CAChe容量一般较小,二级CAChe的容量相对一级CAChe要大一些D、高速缓存中存放的是正在运行的一小段程序和数据
考题
Pentium4处理器中的cache是用SRAM组成的一种高速缓冲存储器,其作用是()。A、发挥CPU的高速性能B、扩大主存储器的容量C、提高数据存取的安全性D、提高与外部设备交换数据的速度
考题
Pentium 4处理器中的cache是用SRAM组成的一种高速缓冲存储器,其作用是()。A、发挥CPU的高速性能B、扩大主存储器的容量C、提高数据存取的安全性D、提高与外部设备交换数据的速度
考题
单选题以下关于CPU与主存之间增加高速缓存(Cache)的叙述中,错误的是()。A
Cache扩充了主存储器的容量B
Cache可以降低由于CPU与主存之间的速度差异造成的系统性能影响C
Cache的有效性是利用了对主存储器访问的局部性特征D
Cache中通常保存着主存储器中部分内容的一份副本
考题
判断题高速缓冲存储器的开发利用了局部性原理,即在处理器与主存储器之间提供一个容量小而快速的存储器。A
对B
错
热门标签
最新试卷