网友您好, 请在下方输入框内输入要搜索的题目:

题目内容 (请给出正确答案)

系统总线的设计与具体的CPU型号无关。


参考答案

更多 “系统总线的设计与具体的CPU型号无关。” 相关考题
考题 文中( 5 )处正确的答案是( )。A.不通过CPU的控制,不利用系统总线B.不通过CPU的控制,利用系统总线C.通过CPU的控制,不利用系统总线D.通过CPU的控制,利用系统总线

考题 I/O系统有三种常用方式来与主机交换数据,它们是程序轮询方式、中断方式和DMA方式,其中DMA方式主要由硬件来实现,此时高速外设和内存之间进行数据交换( )。 A 不通过CPU的控制,不利用系统总线B 不通过CPU的控制,利用系统总线C 通过CPU的控制,不利用系统总线D 通过CPU的控制,利用系统总线

考题 接口是( )的逻辑部件。A.CPU与系统总线之间B.系统总线与I/O设备之间C.主存与I/O设备之间D.运算器与I/O设备之间

考题 下列描述正确的是( )。A.计算机不能直接执行高级语言源程序,但可以直接执行汇编语言源程序B.高级语言与CPU型号无关,但汇编语言与CPU型号相关C.高级语言源程序不如汇编语言源程序的可读性好D.高级语言程序不如汇编语言程序的移植性好

考题 微机中的扩展卡是( )之间的接口。A.系统总线与外设 B.外设与外设 C.CPU与存储器 D.存储器与外设

考题 下面关于外频描述正确的是()A、外频就是主频B、外频的提高对CPU主频提高没有影响C、外频即系统总线,也就是CPU与周边设备传输数据的频率,具体指CPU到芯片组之间的总线速度D、外频可以无限制的提高

考题 下列关于CPU及主板CPU插槽之间的描述错误的是()A、不管什么主板都能插任何一款CPUB、CPU插槽不但根据CPU厂家分,还根据CPU具体型号来定C、CPU插槽的针脚数量与CPU针脚数量匹配才行D、AMD速龙X25000+的CPU只能插在Socket AM2的CPU插槽上

考题 ()是指系统的时钟频率,也可以说是系统总线的工作频率,CPU与外围设备传输数据的频率,具体是指CPU到芯片组之间的总线速度。A、前段总线B、主频C、外频D、板载功能

考题 STM32中,1个DMA请求占用至少()A、1个周期的CPU访问系统总线时间B、2个周期的CPU访问系统总线时间C、3个周期的CPU访问系统总线时间D、4个周期的CPU访问系统总线时间

考题 CPU的主频特性主要取决于()A、CPU内部的一个晶体振荡器B、运行CPU的主板C、与CPU相配合的内存D、CPU的型号

考题 外部总线是指系统总线,即CPU与()之间的连线。A、存储器B、I/O系统C、传输器D、内存

考题 异步控制方式常用于()。A、CPU控制B、微程序控制C、系统总线控制D、CPU内部总线控制

考题 CPU与计算机的高速外设进行信息传输采用的总线是()。A、芯片总线B、系统总线C、局部总线D、外部设备总线

考题 接口是()的逻辑部件。A、CPU与系统总线之间B、系统总线与I/O设备之间C、主存与I/O设备之间D、运算器与I/O设备之间

考题 工控机系统总线按CPU板与接口板的连接方式,可划分为开放式总线及I/O式总线。

考题 计算机外部设备接口是指()。A、CPU与系统总线之间的逻辑部件B、系统总线与外部设备之间的逻辑部件C、主存与外围设备之间的逻辑部件D、运算器与外围设备之间的逻辑部件

考题 内存总线速度也称为系统总线速度,一般与CPU的()相等。A、外频B、主频C、倍频D、超频

考题 以下关于CPU的叙述中,错误的是()。A、一台计算机只能有一个CPUB、只有CPU才能运行程序C、CPU是直接与系统总线连接的部件D、CPU能直接读取外存储器上存储的数据

考题 倍频是指CPU的时钟频率和系统总线(外频)间相差的倍数。

考题 CPU与外存或I/O接口连接的系统总线通常由(),(),()三种总线组成。

考题 硬盘与主机之间的接口类型有IDE、SATA等,这些标准与CPU型号无关。

考题 计算机系统的输入输出接口是()之间的交接界面。A、CPU与存储器B、主机与外围设备C、存储器与外围设备D、CPU与系统总线

考题 判断题硬盘与主机之间的接口类型有IDE、SATA等,这些标准与CPU型号无关。A 对B 错

考题 单选题()是指系统的时钟频率,也可以说是系统总线的工作频率,CPU与外围设备传输数据的频率,具体是指CPU到芯片组之间的总线速度。A 前段总线B 主频C 外频D 板载功能

考题 单选题内存总线速度也称为系统总线速度,一般与CPU的()相等。A 外频B 主频C 倍频D 超频

考题 判断题系统总线的设计与具体的CPU型号无关。A 对B 错

考题 单选题STM32中,1个DMA请求占用至少()A 1个周期的CPU访问系统总线时间B 2个周期的CPU访问系统总线时间C 3个周期的CPU访问系统总线时间D 4个周期的CPU访问系统总线时间