网友您好, 请在下方输入框内输入要搜索的题目:

题目内容 (请给出正确答案)

动态存储器芯片的正常访问周期为60us,其中,输入行地址和列地址分别需要20ns。如果行地址不变,只改变列地址,则可以节省输入行地址的时间。对于一个容量为64MB的芯片,全部存储单元都访问一遍至少需要(3)s。

A.1.34

B.2.68

C.5.36

D.3.16


参考答案

更多 “ 动态存储器芯片的正常访问周期为60us,其中,输入行地址和列地址分别需要20ns。如果行地址不变,只改变列地址,则可以节省输入行地址的时间。对于一个容量为64MB的芯片,全部存储单元都访问一遍至少需要(3)s。A.1.34B.2.68C.5.36D.3.16 ” 相关考题
考题 现需要一个32M×8规格的存储器,现只有规格为1M×8的存储器芯片,则需要(49)个这样的存储器芯片。存储芯片的地址长度需要(50)位,主存储器的地址长度需要(51)位。A.16B.18C.32D.8

考题 需要一个16MB×8位的存储器,现有存储芯片为1MB×8位。则需要(1)个存储器芯片。存储器芯片的地址长度需要(2)位,主存储器的地址长度需要(3)位。A.16B.8C.32D.24

考题 DRAM中的存储单元是以矩阵形式组织的,通过行地址和列地址经译码后访问矩阵中的某个存储单元。一个有9根地址线、行地址与列地址复用的DRAM芯片,能访问的存储单元数目是A.29个B.(29+29)个C.(29×29)个D.(9×9)个

考题 用64K×8的RAM芯片和32K×16的ROM芯片设计一个256K×16的存储器,地址范围为00000H~3FFFFH,其中ROM的地址范围为10000H~1FFFFH,其余为RAM的地址。则地址线为(1)根,数据线为(2)根;ROM需要(3)片,RAM需要(4)片。CPU执行一段程序时,Cache完成存取的次数为5000次,主存完成存取的次数为200次。已知Cache的存取周期为40ns,主存的存取周期为160ns。其两级存储器的平均访问时间为(5)ns。A.18B.9C.16D.8

考题 动态存储器刷新时只需要提供()地址。A、行地址B、列地址C、行、列地址D、以上都不对

考题 关于RAS#Precharge描述正确的是()A、列地址至行地址的延迟时间,简称RCDB、行地址控制器延迟时间C、列动态时间,也称tRAS,表示一个内存芯片上两个不同的列逐一寻址时所造成的延迟D、列地址控制器预充电时间,简称tRP

考题 存储器进行位扩展时,需多个存储器芯片来构成所需要的存储空间。其电路连接方法是()。A、各芯片的同名地址线、控制线、数据线并联,片选线分别接出B、各芯片的同名地址线、控制线、片选线并联,数据线分别接出C、各芯片的同名地址线、数据线并联,控制线和片选线分别接出D、各芯片的同名地址线、控制线并联,数据线和片选线分别接出

考题 用8k×8位的存储器芯片组成容量为16k×16位的存储器,共需几个芯片?共需多少根地址线寻址?()A、2片芯片,14根地址线寻址B、4片芯片,14根地址线寻址C、2片芯片,15根地址线寻址D、4片芯片,15根地址线寻址

考题 设有一个具有16位地址和8位数据的存储器,需要地址多少位做芯片选择?,

考题 DRAM芯片怎么有行地址又有列地址?

考题 用2k×8的SRAM芯片组成16K×16的存储器,共需SRAM芯片16片,片内地址和产生片选信号的地址分别为()、()位。

考题 用2k×8的SRAM芯片组成16K×16的存储器,共需SRAM芯片()片,片内地址和产生片选信号的地址分别为()位和()位。

考题 设有一个具有14位地址和8位数据的存储器,问: (1)该存储器能存储多少字节的信息? (2)如果存储器由8Kx4位RAM芯片组成,需要多少片? (3)需要地址多少位做芯片选择?

考题 写出下列存储器芯片(非DRAM)基本地址范围。这些芯片各需要几位地址线实现片内寻址?若要组成64KB的存储器需要几片? 1)4416芯片 2)6116芯片 3)27128芯片 4)62256芯片

考题 Intel 2164A芯片地址线仅有A7~A0共8条线、分别为行和列地址,共同构成16位地址。

考题 已知有16K×1的DRAM芯片,其引脚功能如下:地址输入A6~A0,行地址选择RAS,列地址选择CAS,数据输入端DIN,数据输出端DOUT,控制端WE。请用给定芯片构成256KB的存储器,采用奇偶校验。试问:若芯片内部采用128×128矩阵排列,求异步刷新时该存储器的刷新间隔。

考题 改汇只能改收款人姓名和收款人地址,只改其中一项需营业主管授权,同时改收款人姓名和收款人地址的需支局(行)长授权。

考题 在MCS-51中,PC和DPTR都用于提供地址,但PC是为访问()存储器提供地址,而DPTR是为访问()存储器提供地址。

考题 在MCS-51中PC和DPTR都用于提供地址,但PC是为访问程序存储器提供地址,而DPTR是为访问()存储器提供地址。

考题 CPU可以直接从内存芯片中获取存储单元的行地址和列地址。

考题 单选题用8k×8位的存储器芯片组成容量为16k×16位的存储器,共需几个芯片?共需多少根地址线寻址?()A 2片芯片,14根地址线寻址B 4片芯片,14根地址线寻址C 2片芯片,15根地址线寻址D 4片芯片,15根地址线寻址

考题 判断题Intel 2164A芯片地址线仅有A7~A0共8条线、分别为行和列地址,共同构成16位地址。A 对B 错

考题 问答题DRAM芯片怎么有行地址又有列地址?

考题 问答题已知有16K×1的DRAM芯片,其引脚功能如下:地址输入A6~A0,行地址选择RAS,列地址选择CAS,数据输入端DIN,数据输出端DOUT,控制端WE。请用给定芯片构成256KB的存储器,采用奇偶校验。试问:需要芯片的总数是多少?

考题 问答题设有一个具有20位地址和32位字长的存储器,问:(1)该存储器能存储多少个字节的信息?(2)如果存储器由512×8位SRAM芯片组成,需要多少片?(3)需要多少位地址作芯片选择?

考题 填空题如果某存储器芯片共有20根地址线的引脚,则该存储器芯片的存储容量为()。

考题 判断题CPU可以直接从内存芯片中获取存储单元的行地址和列地址。A 对B 错