考题
RS触发器在CP脉冲的作用下,根据输入信号RS,可以:()
A、保持B、置0C、置1D、翻转
考题
RS触发器要求状态由0→1,(×表示0或1任意)则其R、S两端输入信号为()
A、R、S= 0、1B、R、S=×、1C、R、S=×、0
考题
一个基本RS触发器在正常工作时,它的约束条件是Rˉ+Sˉ=1,则它不允许输入Sˉ=0且Rˉ=0的信号。()
此题为判断题(对,错)。
考题
同步RS触发器只有在CP信号到来后,才依据R、S信号的变化来改变输出的状态。()
此题为判断题(对,错)。
考题
同步时序电路其状态的改变受同一个时钟脉冲控制,各个触发器的CP信号都是输入时钟脉冲。
考题
同步时序逻辑电路中各触发器的时钟脉冲CP是同一个信号。
考题
在取样技术中,取样门平常总是关闭的,只有取样脉冲信号到来时,才打开取出部分样品信号。
考题
采用与非门构成的主从RS触发器,输出状态取决于()。A、CP=1时,触发信号的状态B、CP=0时,触发信号的状态C、CP从0变为1时触发信号的状态D、CP从1变为0时触发信号的状态
考题
如果在CP=1期间,由于干扰的原因,使触发器的数据输入信号经常有变化,为了使触发器可靠工作,应选用()结构触发器。A、基本(RS)型B、主从型C、边沿型D、同步型
考题
同步RS触发器()A、触发器状态在CP=1可能翻转B、R和S不受CP控制C、触发器状态在CP=0发生翻转
考题
若R和S为两个输入端,下面是同步触发器说法正确的是()。A、在CP=1期间,如R=0、S=1,触发器为“1”态B、在CP=1期间,如R=1、S=0,触发器为“0”态C、在CP=1期间,如R=0、S=0,触发器保持原状态D、在CP=1期间,如R=1、S=0,触发器为“1”态E、在CP=1期间,如R=0、S=1,触发器为“0”态
考题
对于同步触发器,在CP=l期间,允许输入信号R和S发生变化。
考题
RS触发器的约束条件为()A、RS =1B、R+S=1C、R+S=0D、RS=0
考题
实现时钟信号控制的最简单的方式是采用是()。A、JK触发器B、同步RS触发器C、主从RS触发器D、D触发器
考题
与非型同步RS触发器,CP=1期间,(),触发器维持原态。A、R=0,S=0B、R=0,S=1C、R=1,S=0D、R=1,S=1
考题
用或非门组成的基本RS触发器的所谓“状态不定”是发生在R、S上同时加入信号()A、R=0,S=0B、R=0,S=1C、R=1,S=0D、R=1,S=1
考题
一个基本RS触发器在正常工作时,不允许输入R=S=1的信号,因此它的约束条件是()
考题
同步触发器只有在同步信号到达时才按输入信号改变状态,通常把这个同步信号叫()。A、时钟脉冲B、时钟信号C、CPD、输入信号
考题
已知R、S是与门构成的基本RS触发器的输入端,则约束条件为()。A、RS=0B、R+S=IC、RS=lD、R+S=0
考题
一个只有单端输入的边沿触发器,输入信号为0,原来所处状态Q=1,在时钟信号改变时,触发器状态Q变为0,则该触发器为()。A、RS触发器B、JK触发器C、D触发器D、T触发器
考题
一个同步RS触发器,R为复位端,S为置位端,它们均为低电平有效,若CP=0,R=1,S=0,则该触发器Q端的状态()A、维持不变B、变为0C、变为1D、无法判断
考题
与非门构成的同步RS触发器的约束条件为()A、RS=0B、R+S=1C、R+S=0D、RS=1
考题
对于同步RS触发器,若要求其输出“1”状态不变,则输入的RS信号应为()A、R=0,S=0B、R=0,S=1C、R=1,S=0D、R=X,S=X
考题
单选题同步RS触发器只有在CP端上出现时钟脉冲时,状态才会改变,触发器保持原状态不变的条件是()A
R=0;S=1B
R=1;S=0C
R=1;S=1D
R=0;S=0
考题
单选题同步RS触发器()A
触发器状态在CP=1可能翻转B
R和S不受CP控制C
触发器状态在CP=0发生翻转
考题
多选题同步触发器只有在同步信号到达时才按输入信号改变状态,通常把这个同步信号叫()。A时钟脉冲B时钟信号CCPD输入信号
考题
单选题如果在CP=1期间,由于干扰的原因,使触发器的数据输入信号经常有变化,为了使触发器可靠工作,应选用()结构触发器。A
基本(RS)型B
主从型C
边沿型D
同步型