网友您好, 请在下方输入框内输入要搜索的题目:

题目内容 (请给出正确答案)
填空题
些位置上,这是()要解决的;当CPU访问Cache时,如何确定Cache中是否有所要访问的块,这是()要解决的问题。

参考答案

参考解析
解析: 暂无解析
更多 “填空题些位置上,这是()要解决的;当CPU访问Cache时,如何确定Cache中是否有所要访问的块,这是()要解决的问题。” 相关考题
考题 下列有关存储器的描述中,正确的是()。 A、多体交叉存储器主要解决扩充容量问题B、访问存储器的请求是由CPU发出的C、cache与主存统一编址,即主存空间的某一部分属于cacheD、cache的功能全由硬件实现

考题 当CPU要访问Cache时,CPU通过总线送来的主存地址存于主存地址寄存器MAR中。() 此题为判断题(对,错)。

考题 Cache的一个重要指标是【 】,即在有Cache的系统中,CPU需要访问的数据存Cache中能直接找到的概率。

考题 对使用Pentium4作为CPU的PC机来说,下面关于Cache的叙述中错误的是A.L1 Cache与CPU制作在同一个芯片上B.L2 Cache的工作频率越来越高,但不可能达到CPU的工作频率C.CPU访问Cache时,若“命中”,则不需插入等待状态D.Cache是CPU和DRAM主存之间的高速缓冲存储器

考题 ()要求Cache中预留特殊的比较位,用来预测下一次访问Cache时可能会用到的路或块。 A.路预测B.小而简单的CacheC.踪迹CacheD.流水线Cache访问

考题 高速缓冲存储器 Cache是位于CPU和主存DRAM之间规模或容量较小但速度很快的存储器。下面是关于Cache的叙述,其中错误的是( )。A.PC中采用的Cache方案兼顾了SRAM的高速特性和DRAM的低成本特性,即达到了即降低成本又提高系统性能的目的B.CPU访问Cache“命中”时,由于Cache的速度与CPU相当,因此CPU就能在零等待状态下迅速地完成数据的读写,而不必插入等待状态C.CPU访问CaChe“未命中”时,信息需从主存(DRAM)传送到CPU,这时CPU要插入等待状态D.L1 Cache的工作频率和CPU的工作频率相等,L2 Cache的工作频率越来越高,但不可能等于CPU的工作频率

考题 在CPU和主存间设置cache存储器主要是为了(14)。若使用基于数据内容进行访问的存储设备作为cache时,能更快决定是否命中。这种地址映射方法称为(15)映射。CPU向cache执行写操作时,可以同时写回主存储器或者仅当cache中该数据被淘汰时才写回主存储器,前者称为(16),而后者称为(17)。若cache的存取速度是主存存取速度的10倍,且命中率可达到0.8,则CPU对该存储系统的平均存取周期为(18)T(T为主有的存取周期)。A.扩充主存容量B.解决CPU和主存的速度匹配C.提高可靠性D.增加CPU访问的并行度

考题 Cache的作用是__(4)__。A.处理中断请求并实现内外存的数据交换B.解决CPU与主存间的速度匹配问题C.增加外存容量并提高外存访问速度D.扩大主存容量并提高主存访问速度

考题 在多级存储系统中,Cache处在CPU和主存之间,解决(55)问题。若Cache和主存的存取时间分别为T1和T2,Cache的命中率为H,则该计算机实际存取时间为(56)。当CPU向存储器执行读操作时,首先访问Cache,若命中,则从Cache中取出指令或数据,否则从主存中取出,送(57):当CPU向存储器执行写操作时,为了使Cache的内容和主存的内容保持一致,若采用(58)法,则同时写入Cache和主存。由于Cache容量比主存容量小,因此当Cache满时,执行把主存信息向Cache写入,就要淘汰Cache中已有的信息,为了提高Cache的命中率,采用一种(59)替换算法。A.主存容量扩充B.主存和CPU速度匹配C.多个请求源访问主存D.BIOS存放

考题 在分析Cache对机器性能的影响时,正确的叙述是( )。A.Cache容量比主存小许多,决定机器访问存储器速度的是主存,Cache只起次要作用B.CPU访问存储器时不受Cache控制器的控制C.Cache存储器中保存着CPU当前频繁访问的指令代码和数据D.奔腾PC机采用两极Cache结构,一级放指令,一级放数据

考题 在CPU和主存之间设置Cache的作用是为了解决( )的问题。A.主存容量不足 B.主存与辅助存储器速度不匹配 C.主存与CPU速度不匹配 D.外设访问效率

考题 CPU访问内存时,存取操作能直接在Cache中完成的概率称为【 】率,它是Cache的重要指标之一。

考题 下列有关存储器的说法错误的是()。A.访问存储器的请求是由CPU发出的 B.Cache与主存统一编址,即主存空间的某一部分属于Cache C.Cache的功能全由硬件实现 D.Cache~主存层次主要为了解决存储系统的速度问题

考题 Cache越大,CPU访问主存的平均速度越快

考题 下面是主存储器和CAChe的比较,正确的有()A、微机主存储器多数采用半导体动态存储器(DRAM),CAChe采用半导体静态存储器(SRAM)。这两种存储器中的信息均不能长期保留B、CPU访问主存储器的速度快于访问CAChe的速度C、在配有CAChe的计算机中,CPU每次访问存储器都首先访问CAChe,若欲访问的数据在CAChe中,则访问结束,否则,再访问主存储器,并把有关数据取人CACheD、CAChe容量一般都小于主存储器

考题 Cache中的写缓冲器导致对存储器访问的复杂化,在处理读失效时,针对这个问题的解决方法是什么?

考题 些位置上,这是()要解决的;当CPU访问Cache时,如何确定Cache中是否有所要访问的块,这是()要解决的问题。

考题 虚拟Cache中,CPU使用虚拟地址访问Cache。

考题 当第一次访问一个块时,该块不在Cache中,需从下一级存储器中调入Cache,这就是()失效,也叫()失效;如果程序执行时所需的块不能全部调入Cache中,则当某些块被替换后,若又重新被访问,就会发生失效,这种失效称为()失效。

考题 关于高速缓冲存储器cache的描述,不正确的是()A、cache-是介于cPu和内存之间的一种可高速存取信息的芯片B、cache越大,效率越高C、cache用于解决cPu和RAM之问速度冲突问题D、存放在cache中的数据使用时存在命中率的问题

考题 当访问Cache系统失效时,通常不仅主存向CPU传送信息,同时还需要将信息写入Cache,在此过程中传送和写入信息的数据宽度各为()。A、块、页B、字、字C、字、块D、块、块

考题 填空题在减少Cache失效开销的方法中,Cache失效时仍允许CPU进行其它的命中访问,这种技术称为()技术。

考题 判断题虚拟Cache中,CPU使用虚拟地址访问Cache。A 对B 错

考题 多选题下面是主存储器和CAChe的比较,正确的有()A微机主存储器多数采用半导体动态存储器(DRAM),CAChe采用半导体静态存储器(SRAM)。这两种存储器中的信息均不能长期保留BCPU访问主存储器的速度快于访问CAChe的速度C在配有CAChe的计算机中,CPU每次访问存储器都首先访问CAChe,若欲访问的数据在CAChe中,则访问结束,否则,再访问主存储器,并把有关数据取人CACheDCAChe容量一般都小于主存储器

考题 填空题当第一次访问一个块时,该块不在Cache中,需从下一级存储器中调入Cache,这就是()失效,也叫()失效;如果程序执行时所需的块不能全部调入Cache中,则当某些块被替换后,若又重新被访问,就会发生失效,这种失效称为()失效。

考题 单选题当访问Cache系统失效时,通常不仅主存向CPU传送信息,同时还需要将信息写入Cache,在此过程中传送和写入信息的数据宽度各为()。A 块、页B 字、字C 字、块D 块、块

考题 问答题Cache中的写缓冲器导致对存储器访问的复杂化,在处理读失效时,针对这个问题的解决方法是什么?