考题
时序逻辑电路如图5-5所示,分析电路的功能,写出驱动方程,状态方程,列出状态转换真值表,画出Q2Q1Q0时序波形和状态转换图,说明电路的功能,是否能自启动.假设初始状态为000.
考题
试分别画出图4-30(a)电路输出端Y、Z和图4-30(b)电路输出端Q2的波形.输入信号A和CP的电压波形如图4-30(c)所示,各触发器的初始状态为0.
考题
试画出图4-6所示电路图在给定输入时钟作用下的输出波形.设触发器的初态为0.
考题
计数器电路如图题7.3所示。设各触发器的初始状态均为“0”,要求:(1) 写出各触发器的驱动方程和次态方程;(2)画出次态卡诺图;画出状态转换图并说明该计数器电路的逻辑功能;
考题
试画出图题2-1 (a) 所示电路在输入图题2-1 (b)波形时的输出端B、C的波形。图题2-1
考题
试画出图题2-3 (a) 所示电路在输入图题2-3 (b)波形时的输出端X、Y的波形。图题2-3
考题
试分析图题3-5所示MOS电路的逻辑功能,写出Y端的逻辑函数式,并画出逻辑图。
考题
逻辑电路与其输入端的波形如图题4-5所示,试画出逻辑电路输出端Y的波形。图题4-5
考题
对于图题4-21所示波形作为输入的电路,试画出其输出端的波形。
考题
试画出图题5-14所示各触发器输出Q端的波形,CLK、 A和B的波形如图所示。(设Q初始状态为0)
考题
试画出图题5-15所示各触发器输出Q端的波形,CLK 的波形如图所示。(设Q初始状态为0)
考题
画出图题5-4所示的电平触发D触发器输出Q端的波形,输入端D与CLK的波形如图所示。(设0初始状太为0)
考题
试画出图题5-20所示电路中触发器输出Q1、Q2端的波形,CLK的波形如图所示。(设Q初始状态为0)
考题
画出图题5-2所示的SR锁存器输出端Q、Q—端的波形,输入端S与R的波形如图所示。(设Q初始状态为0)
考题
画出图题5-10所示的JK触发器输出端Q端的波形,CLK的波形如图所示。(设Q初始状态为0)
考题
试画出图题5-19所示电路中触发器输出Q1、Q2端的波形,输入端CLK的波形如图所示。(设Q初始状态为0)
考题
画出图题5-1所示的SR锁存器输出端Q、端的波形,输入端与的波形如图所示。(设Q初始状态为0)
考题
试画出图题5-16所示触发器输出Q端的波形,CLK 的波形如图所示。(设Q初始状态为0)
考题
试画出图题5-12所示电路输出端Q1、Qo端的波形,CLK 的波形如图所示。(设Q初始状态为0)
考题
画出图题5-8所示的JK触发器输出Q端的波形,输入端JK与CLK的波形如图示。(设Q初始状态为0)
考题
画出图题5-5所示的边沿触发D触发器输出端Q端的波形,输入端D与CLK的波形如图所示。(设Q初始状态为0)
考题
分析图题6-5 所示的电路。写出驱动方程、状态方程、输出方程,画出状态表和状态图,并说明是何种状态机。
考题
分析图题6-7所示的电路。写出驱动方程、状态方程、输出方程,画出状态表和状态图,并说明是何种状态机。
考题
试画出图题6-30所示电路的状态图,并画出时钟CLK作用下的Y端波形。
考题
时序逻辑电路时序电路的逻辑功能可以用()全面描述。A、输出方程B、输入方程C、驱动方程D、状态方程
考题
描述时序逻辑电路逻辑功能的方程组包括()。A、驱动方程B、输出方程C、时钟方程D、状态方程
考题
多选题描述时序逻辑电路逻辑功能的方程组包括()。A驱动方程B输出方程C时钟方程D状态方程