网友您好, 请在下方输入框内输入要搜索的题目:
题目内容
(请给出正确答案)
试用D触发器设计一个同步五进制加法计数器
参考答案和解析
设计一个同步五进制加法计数器,需要3个D触发器。取状态循环为Q 2 Q 1 Q 0 从000-001-010-011-100-000,则列出电路的状态转换表,见下表。 因此可得, , , 由于D触发器的特性方程Q n+1 =D,因此可得 , , 可以采用具有3条地址线的ROM实现D0、D1、D2的逻辑函数, ROM的点阵图和D触发器的连接图如下图所示。 Q 2 n Q 1 n Q 0 n Q 2 n+1 Q 1 n+1 Q 0 n+1 0 0 0 0 0 1 0 0 1 0 1 0 0 1 0 0 1 1 0 1 1 1 0 0 1 0 0 0 0 0
更多 “试用D触发器设计一个同步五进制加法计数器” 相关考题
考题
图所示逻辑电路,设触发器的初始状态均为0,当
时,该电路实现的逻辑功能是( )。
A.同步十进制加法计数器
B.同步八进制加法计数器
C.同步六进制加法计数器
D.同步三进制加法计数器
考题
图所示逻辑电路,设触发器的初始状态均为“0”。当RD=1时,该电路的逻辑功能为( )。
A.同步八进制加法计数器
B.同步八进制减法计数器
C.同步六进制加法计数器
D.同步六进制减法计数器
考题
图示的74LS161集成计数器构成的计数器电路和74LS290集成计数器构成的计数器电路是实现的逻辑功能依次是( )。
A. 九进制加法计数器,七进制加法计数器
B. 六进制加法计数器,十进制加法计数器
C. 九进制加法计数器,六进制加法计数器
D. 八进制加法计数器,七进制加法计数器
考题
多选题按照计数器中各触发器状态更新的情况不同,可将计数器分为()。A同步计数器B加法计数器C减法计数器D异步计数器
热门标签
最新试卷