网友您好, 请在下方输入框内输入要搜索的题目:

题目内容 (请给出正确答案)

9、采用八体并行低位交叉存储器,设每个体的存储容量为32K*16位,存取周期为400ns,总线传输周期为50ns,在下列说法中正确的是___

A.无正确答案

B.在50ns内,存储器能向CPU提供256位二进制信息

C.在50ns内,存储器能向CPU提供128位二进制信息

D.在50ns内,存储器能向CPU提供512位二进制信息


参考答案和解析
A
更多 “9、采用八体并行低位交叉存储器,设每个体的存储容量为32K*16位,存取周期为400ns,总线传输周期为50ns,在下列说法中正确的是___A.无正确答案B.在50ns内,存储器能向CPU提供256位二进制信息C.在50ns内,存储器能向CPU提供128位二进制信息D.在50ns内,存储器能向CPU提供512位二进制信息” 相关考题
考题 假设某CPU的时钟周期为5ns,所访问的主存的存取周期为60ns,为了正确读出主存中的指令和数据,还需在总线周期中插入两个等待状态,则此CPU的总线周期应该为( )。A.10nsB.20nsC.40nsD.50ns

考题 采用八体并行低位交叉存储器,设每个体的存储容量为32K×16位,存取周期为400 ns,在下述说法中正确的是________。A.在400 ns内,存储器可向CPU提供27位二进制信息B.在100 ns内,每个体可向CPU提供27位二进制信息C.在400 ns内,存储器可向CPU提供28位二进制信息

考题 假设某CPU的一个总线周期为50ns,时钟周期为、2ns,所访问的主存的存取速度为60ns,为了正确读出内存中的指令和数据,须在总线周期中插入的等待状态个数是( )。A.20个B.10个C.5个D.1个

考题 某计算机的存储系统由Cache-主存系统构成,Cache的存取周期为10ns,主存的存取周期为50ns。在CPU执行一段程序时,Cache完成存取的次数为4800次,主存完成存取的次数为200次,则CPU访问存储系统的平均访问时间是(30)ns,该Cache-主存系统的效率是(31)。A.10B.11.60C.11.68D.50

考题 设某存储器总线的工作频率为100MHz,数据宽度为16位,每个总线周期传输2次,其带宽为___【19】___MB/S,1分钟可传输___【20】___MB数据。

考题 总线规范会详细描述总线各方面的特性,其中( )特性规定了总线的线数,以及总线的插头、插座的形状、尺寸和信号线的排列方式等要素。总线带宽定义为总线的最大数据传输速率,即每秒传输的字节数。假设某系统总线在一个总周期中并行传输4B信息,一个总线周期占用2个时钟周期,总线时钟频率为10MHz,则总线带宽为( )Mbps。A.物理 B.电气 C.功能 D.时间 A.20 B.40 C.60 D.80

考题 假设某系统总线在一个总线周期中并行传输4字节信息,一个总线周期占用2个时钟周期,总线时钟频率为10MHz,则总线带宽是( )。A.10MB/s B.20MB/s C.40MB/s D.80MB/s

考题 已知单个存储体的存储周期为110ns,总线传输周期为10ns,则当采用低位交叉编址的多模块存储器时,存储体数应()。A.小于11 B.等于11 C.大于11 D.大于等于11

考题 一个四体并行的低位交叉编址存储器,每个存储体的存取周期为200ns,总线传输周期为50ns,则连续读取10个存储字需时()。A.2000ns B.600ns C.650ns D.300ns

考题 设存储器容量为32字,字长64位,模块数m=4,存储周期T=200ns,数据总线宽度为64位,总线传送周期τ=50ns。用交叉方式进行组织,交叉存储器的带宽是()。

考题 总线规范会详细描述总线各方面的特性,总线带宽定义为总线的最大数据传输速率,即每秒传输的字节数。假设某系统总线在一个总周期中并行传输4B信息,一个总线周期占用2个时钟周期,总线时钟频率为10MHz,则总线带宽为(61)Mbps。A.20 B.40 C.60 D.80

考题 设存储器容量为32位,字长64位,模块数m=8,分别用顺序方式和交叉方式进行组织。若存储周期T = 200ns,数据总线宽度为64位,总线传送周期为50ns,则顺序存储器和交叉存储器带宽各是多少?

考题 总线在一个总线周期内并行传送2个字节的数据,设一个总线周期等于一个总线时钟,总线时钟频率为33MHz,求总线带宽是多少?

考题 某总线在一个总线周期中并行传送4个字节的数据,假设一个总线周期等于一个时钟周期,总线时钟频率为33MHz,求总线带宽是多少?

考题 CPU执行一段程序时,Cache完成存取的次数为1900次,主存完成存取的次数为100次,已知Cache存取周期为50ns,主存为250ns,求Cache/主存系统的效率和平均访问时间。

考题 设总线工作频率为33MHz,如果一个总线周期中并行传送32位数据,则总线的带宽是多少?

考题 一个4体低位交叉的存储器,假设存储周期为T,CPU每隔1/4存取周期启动一个存储体,试问依次访问64个字需多少个存取周期?

考题 在8086/8088中,一个最基本的总线周期由4个时钟周期组成,假设8086的主频为10MHz,则一个时钟周期是()。A、100nsB、200nsC、250nsD、400ns

考题 系统总线的一个存取周期最快为3个总线时钟周期,在一个总线周期中可以存取32位数据。若总线的时钟频率为8.33MHz,则总线的带宽为多少MB/s?

考题 在一个32位的总线系统中,总线的时钟频率为66MHZ,假设总线最短传输周期为4个时钟周期,试计算总线的最大数据传输率。若想提高数据传输率,可采取什么措施?

考题 单选题假设某系统总线在一个总线周期中并行传输4字节信息,一个总线周期占用2个时钟周期,总线时钟频率为10MHz,则总线带宽是(  )。A 10MB//sB 20MB/sC 40MB/sD 80MB/s

考题 单选题某总线在一个总线周期中并行传送8个字节的数据,总线时钟频率是66MHz,每个总线周期等于一个总线时钟周期,则总线的带宽为(  )。A 528MB/sB 132MB/sC 264MS/sD 66MB/s

考题 问答题某总线在一个总线周期中并行传送4个字节的数据,假设一个总线周期等于一个时钟周期,总线时钟频率为66MHz,求总线带宽是多少?

考题 问答题总线在一个总线周期内并行传送2个字节的数据,设一个总线周期等于一个总线时钟,总线时钟频率为33MHz,求总线带宽是多少?

考题 问答题一个4体低位交叉的存储器,假设存储周期为T,CPU每隔1/4存取周期启动一个存储体,试问依次访问64个字需多少个存取周期?

考题 问答题系统总线的一个存取周期最快为3个总线时钟周期,在一个总线周期中可以存取32位数据。若总线的时钟频率为8.33MHz,则总线的带宽为多少MB/s?

考题 问答题设总线工作频率为33MHz,如果一个总线周期中并行传送32位数据,则总线的带宽是多少?

考题 问答题CPU执行一段程序时,Cache完成存取的次数为1900次,主存完成存取的次数为100次,已知Cache存取周期为50ns,主存为250ns,求Cache/主存系统的效率和平均访问时间。