网友您好, 请在下方输入框内输入要搜索的题目:

题目内容 (请给出正确答案)

一个五级流水线的处理器,时钟频率为1GHz。指定运行一段5条指令的代码,在流水线不停顿的情况下,需要多长时间?

A.9ns

B.8ns

C.10ns

D.5ns

E.25ns

F.50ns

G.15ns


参考答案和解析
9ns
更多 “一个五级流水线的处理器,时钟频率为1GHz。指定运行一段5条指令的代码,在流水线不停顿的情况下,需要多长时间?A.9nsB.8nsC.10nsD.5nsE.25nsF.50nsG.15ns” 相关考题
考题 ● 以下关于指令流水线的描述中,正确的是 (16) 。(16)A. 出现数据相关时采用猜测法来加快执行B. 解决程序转移对流水线的影响需要相关专用通路的支持C. 在出现中断的情况下可以让已经进入流水线的指令继续执行D. 流水线机器不能执行复杂指令

考题 ● 下列关于流水线的叙述中,错误的是 (26) 。A. 流水线能够提高吞吐率B. 流水线提高了器件的利用率C. 流水线提高了单指令的处理速度D. 超标量处理器采用了流水线技术

考题 在流水线运行时,总是希望预取的指令恰好是处理器将要执行的指令,为避免流水线断流,奔腾处理器内置了一个 ______。A.预取缓存器B.数据总线控制器C. 指令译码器D.分支目标缓存器

考题 ● 下列关于流水线的叙述中,错误的是 (26) 。(26)A. 流水线能够提高吞吐率B. 流水线提高了器件的利用率C. 流水线提高了单指令的处理速度D. 超标量处理器采用了流水线技术

考题 下面是关于Pentium 4微处理器中指令流水线的叙述,其中错误的是A.有多条指令流水线B.每条指令流水线有多级C.每级流水线的执行时间需要多个时钟周期D.采用指令流水线结构有利于提高微处理器的运算速度

考题 以下关于指令流水线的描述中,正确的是(16)。A.出现数据相关时采用猜测法来加快执行B.解决程序转移对流水线的影响需要相关专用通路的支持C.在出现中断的情况下可以让已经进入流水线的指令继续执行D.流水线机器不能执行复杂指令

考题 DSP处理器TMS320VC5402支持流水线的指令运行方式。( ) 此题为判断题(对,错)。

考题 下面是有关微处理器指令流水线的叙述,其中错误的是A.指令流水线中的功能部件(如取指部件、译码部件等)同时执行各自的任务B.指令流水线在理想情况下,每个时钟都有一条指令执行完毕C.Pentium处理器中的所谓“超级流水线”就是指级数很多而每级功能又比较简单的流水线D.Pentium4微处理器中含有三条功能相同的整数运算流水线

考题 在具有流水线结构的微处理器中,指令的执行时间主要决定于______。

考题 面是关于Pentium 4微处理器指令流水线的叙述,其中错误的是A.Pentium 4微处理器引入了Netburst微体系结构B.Pentium 4采用了超级流水线技术,流水线已经达到20级C.Pentium 4至尊微处理器的指令流水线级数比Pentium 4更多D.随着指令流水线级数的增加,主频可不断提高,功耗也相应降低

考题 在流水线运行时,总是希望预取的指令恰好是处理器将要执行的指令。为避免钪水线断流,奔腾处理器内置了一个( )

考题 下列有关Core 2 Duo微处理器的叙述中,错误的是A.采用双核技术B.有4条指令流水线C.与Pentium 4相比,提高了主频,增加了指令流水线级数D.在一个时钟周期内,可同时执行128位的乘法、加法、数据加载和数据回存操作

考题 奔腾处理器已普遍采用超流水线技术。所谓超流水线技术是A.细化流水、增加级数B.把普通流水线的主频提高C.不采用多指令分发技术D.多建立几条流水线

考题 嵌入式处理器流水线技术中的结构冒险是指( )。A.因无法提供执行所需数据而导致指令不能在预定的时钟周期内执行的情况 B.因取到指令不是所需要的而导致指令不能在预定的时钟周期内执行的情况 C.因缺乏硬件支持而导致指令不能在预定的时钟周期内执行的情况 D.因硬件出错而导致指令不能在预定的时钟周期内执行的情况

考题 指令流水线右取指(IF) 、译码(ID)、执行 (EX) 、访存(MEM)、写回寄存器堆(WB)五个过程段,共有20条指令连续输入此流水线。  (1)画出流水处理的时空图,假设时钟周期为100ns。  (2)求流水线的实际吞吐率(单位时间里执行完毕的指令数)。

考题 比较两种处理器的速度应从()方面考虑。A、处理器总线的速度B、系统的时钟频率C、用多长时间执行一条指令D、在单位时间内所能执行的指令条数

考题 假定某计算机工程师想设计一个新CPU,一个典型程序的核心模块有一百万条指令,每条指令执行时间为100ps。若新CPU是一个20级流水线处理器,执行上述同样的程序,理想情况下,它比非流水线处理器快多少?

考题 基本DLX流水线中,假设分支指令需要4个时钟周期,其它指令需要5个时钟周期,分支指令占总指令数的12%,问CPI=(),若把ALU指令的写回提前到MEM段,ALU指令占总指令数的44%,则PI=()。

考题 假定某计算机工程师想设计一个新CPU,一个典型程序的核心模块有一百万条指令,每条指令执行时间为100ps。在非流水线处理器上执行该程序需要花多长时间?

考题 减少流水线处理分支指令时的暂停时钟周期数的技术途径是什么?其流水线数据通路应如何改进?

考题 CPU中有一条以上的流水线且每个时钟周期可以完成一条以上指令的技术是()A、流水线技术B、超流水线技术C、倍频技术D、超标量技术

考题 什么是指令流水线?为什么要引入指令流水线?实现指令流水线操作需要哪些硬件支持?

考题 问答题减少流水线处理分支指令时的暂停时钟周期数的技术途径是什么?其流水线数据通路应如何改进?

考题 填空题基本DLX流水线中,假设分支指令需要4个时钟周期,其它指令需要5个时钟周期,分支指令占总指令数的12%,问CPI=(),若把ALU指令的写回提前到MEM段,ALU指令占总指令数的44%,则PI=()。

考题 单选题CPU中有一条以上的流水线且每个时钟周期可以完成一条以上指令的技术是()A 流水线技术B 超流水线技术C 倍频技术D 超标量技术

考题 单选题某CPU主频为1.03GHz,采用4级指令流水线,每个流水段的执行需要1个时钟周期。假定CPU执行了100条指令,在其执行过程中没有发生任何流水线阻塞,此时流水线的吞吐率为(  )。A 0.25×109条指令/秒B 0.97×109条指令/秒C 1.0×109条指令/秒D 1.03×109条指令/秒

考题 问答题假定某计算机工程师想设计一个新CPU,一个典型程序的核心模块有一百万条指令,每条指令执行时间为100ps。若新CPU是一个20级流水线处理器,执行上述同样的程序,理想情况下,它比非流水线处理器快多少?

考题 问答题假定某计算机工程师想设计一个新CPU,一个典型程序的核心模块有一百万条指令,每条指令执行时间为100ps。在非流水线处理器上执行该程序需要花多长时间?