网友您好, 请在下方输入框内输入要搜索的题目:
题目内容
(请给出正确答案)
1、某测试程序在一个40 MHz处理器上运行,其目标代码有100 000条指令,由如下各类指令及其时钟周期计数混合组成,试确定这个程序的有效CPI、MIPS的值和执行时间。 指 令 类 型 指 令 计 数 时钟周期计数 整数算术 45 000 1 数据传送 32 000 2 浮点数 15 000 2 控制传送 8000 2
参考答案和解析
解:该设备向 CPU 传送信息的时间间隔 =1/40000=0.025\times {10}^{-3}=25\space \mathrm{\mu }\space \mathrm{s}\space 则:该外设不能用程序中断方式与主机交换信息,因为其中断处理程序的执行速度比该外设的交换速度慢。
更多 “1、某测试程序在一个40 MHz处理器上运行,其目标代码有100 000条指令,由如下各类指令及其时钟周期计数混合组成,试确定这个程序的有效CPI、MIPS的值和执行时间。 指 令 类 型 指 令 计 数 时钟周期计数 整数算术 45 000 1 数据传送 32 000 2 浮点数 15 000 2 控制传送 8000 2” 相关考题
考题
若处理器的时钟频率为500MHz,每4个时钟周期组成一个计算机周期,执行一条指令平均需要三个机器周期,则该处理器的一个机器周期为_ns,平均执行速度约为 42 MIPS。A.4B.8C.12D.16
考题
某计算机的时钟频率为600MHz,测试该计算机的程序使用4种类型的指令。每种指令的数量及所需指令时钟数(CPI)如表6-1所示,则该计算机的运算速度约为(3)MIPS。A.106.76B.207.32C.308.64D.1166.40
考题
假设某微处理器的主振频率为20MHz,两个时钟周期组成一个机器周期,平均4个机器周期可以完成一条指令,则其时钟周期为(12)ns ,平均运算速度为(13)MIPS。如果主振频率只有10MHz,则时钟周期为(14)ns,平均运算速度为(15)MIPS。若主振频率保持不变,而执行一条指令平均只需要两个机器周期,则平均运算速度可提高到(16)MIPS。A.1.25B.2.5C.5D.10E.25
考题
假设微处理器的主频为50MHz,两个时钟周期组成一个机器周期,平均三个机器周期完成一条指令,则它的机器周期是(6)ns,平均运算速度约为(7)MIPS。A.20B.40C.60D.100
考题
某计算机的时钟频率为400MHz,测试该计算机的程序使用4种类型的指令。每种指令的数量及所需指令时钟数(CPI)如下表所示,则该计算机的指令平均时钟数约为(4)。A.1.85B.1.93C.2.36D.3.75
考题
● 某计算机的时钟频率为400MHz,测试该计算机的程序使用4 种类型的指令。每种 指令的数量及所需指令时钟数 (CPI )如下表所示,则该计算机的指令平均时钟数约为 (4 ) 。(4 )A. 1.85 B. 1.93 C. 2.36 D. 3.75
考题
● 某计算机的时钟频率为 400MHz,测试该计算机的程序使用 4 种类型的指令。 每种指令的数量及所需指令时钟数 (CPI)如下表所示,则该计算机的指令平均时钟数 为 (4 ) ;该计算机的运算速度约为 (5) MIPS。(4 )A. 1.85 B. 1.93 C. 2.36 D. 3.75(5)A. 106.7 B. 169.5 C. 207.3 D. 216.2
考题
若某处理器的时钟频率为500MHz,每4个时钟周期组成一个机器周期,执行一条指令平均需要三个机器周期,则该处理器的一个机器周期为(1)ns,平均执行速度约为(2)MIPS。A.4B.8C.12D.16
考题
对时钟频率为400MHz的某计算机进行测试,测试程序使用4种类型的指令。每种指令的数量及每种指令的指令时钟数(CPI)如表5-1所示。该计算机的指令平均时钟数为(9);该计算机的运算速度约为(10)MIPS。A.1.82B.2.24C.2.56D.3.2
考题
某CPU的主振频率为100 MHz,平均每个机器周期包含4个主振周期。各类指令的平均机器周期数和使用频度如表2.9所示,则该计算机系统的速度为平均约(5)兆指令/秒。若某项事务处理工作所要执行的机器指令数是控制程序(以访内、比较与转移等其他指令为主)220000条指令和业务程序(以包括乘除在内的算术逻辑运算为主)90000条指令,且指令使用频度基本如表2.9所示,则该计算机系统的事务处理能力约为(6)项/秒。若其他条件不变,仅提高主振频率至150 MHz,则此时该计算机速度为平均约(7)兆指令/秒,对上述事务的处理能力约为(8)项/秒。若主频仍为100 MHz,但由于采用了流水线和专用硬件等措施,使各类指令的每条指令平均机器周期数都变为1.25,则此时计算机的速度平均约(9)兆指令/秒。A.1B.5C.10D.15E.20
考题
假设微处理器的主振频率为50MHz,两个时钟周期组成一个机器周期,平均三个机器周期完成一条指令,则它的机器周期为(15)ns,平均运算速度近似为(16)MIPS。A.10B.20C.40D.100
考题
假设同一套指令集用不同的方法设计了两种机器M1和M2。机器M1的时钟周期为0.8ns,机器M2的时钟周期为1.2ns。某个程序P在机器M1上运行时的CPI为4,在M2上的CPI为2。对于程序P来说,哪台机器的执行速度更快?快多少?
考题
下列关于指令的描述,不正确的是()。A、指令周期是指CPU执行某条指令的时间B、一个指令周期常常包含若干个CPU周期C、一个CPU周期包含若干时钟周期D、一条机器指令对应一个微程序,微程序是由若干条微指令序列组成
考题
假设同一套指令集用不同的方法设计了PCA和PCB,PCA和PCB的时钟周期分别为1.2ns,2ns。某个程序在A上运行的CPI为2,在B上运行的CPI为1,则对于该程序来说,PCA和PCB速度比例为()A、1:2B、2:1C、6:5D、5:6
考题
问答题假定有三个处理器,分别带有以下不同的cache:cache1:采用直接映射方式,块大小为1个字,指令和数据的缺失率分别为4%和6%;cache2:采用直接映射方式,块大小为4个字,指令和数据的缺失率分别为2%和4%;cache3:采用2-路组相联映射方式,块大小为4个字,指令和数据的缺失率分别为2%和3%。在这些处理器上运行相同的程序,该程序的CPI为2.0,其中有一半是访存指令。若缺失损失为(块大小+6)个时钟周期,处理器1和处理器2的时钟周期都为420ps,带有cache3的处理器3的时钟周期为450ps。请问:哪个处理器因cache缺失而引起的额外开销最大?哪个处理器执行速度最快?
考题
问答题假定机器M的时钟频率为1.2GHz,某程序P在机器M上的执行时间为12秒钟。对P优化时,将其所有的乘4指令都换成了一条左移2位的指令,得到优化后的程序P’。已知在M上乘法指令的CPI为5,左移指令的CPI为2,P的执行时间是P’执行时间的1.2倍,则P中有多少条乘法指令被替换成了左移指令被执行?
考题
单选题假设同一套指令集用不同的方法设计了PCA和PCB,PCA和PCB的时钟周期分别为1.2ns,2ns。某个程序在A上运行的CPI为2,在B上运行的CPI为1,则对于该程序来说,PCA和PCB速度比例为()A
1:2B
2:1C
6:5D
5:6
考题
问答题假设同一套指令集用不同的方法设计了两种机器M1和M2。机器M1的时钟周期为0.8ns,机器M2的时钟周期为1.2ns。某个程序P在机器M1上运行时的CPI为4,在M2上的CPI为2。对于程序P来说,哪台机器的执行速度更快?快多少?
考题
单选题下列关于指令的描述,不正确的是()。A
指令周期是指CPU执行某条指令的时间B
一个指令周期常常包含若干个CPU周期C
一个CPU周期包含若干时钟周期D
一条机器指令对应一个微程序,微程序是由若干条微指令序列组成
热门标签
最新试卷