网友您好, 请在下方输入框内输入要搜索的题目:
题目内容
(请给出正确答案)
30、下列关于DMA的说法,错误的是()。
A.DMA的传输过程无需CPU的参与
B.在DMA传输过程中,源地址和目的地址均由硬件指定
C.DMA控制器可以对传输的数据进行逻辑运算和其他处理
D.利用DMA控制器,CPU和I/O设备可以在一定程度上实现并行工作
E.CPU只启动DMA,而不干预数据传输过程
F.传输的数据需经过CPU的控制器
G.可直接在外设和内存之间传输数据
H.数据的传输可由硬件完成而不需软件介入
参考答案和解析
DMA控制器可以对传输的数据进行逻辑运算和其他处理;传输的数据需经过CPU的控制器
更多 “30、下列关于DMA的说法,错误的是()。A.DMA的传输过程无需CPU的参与B.在DMA传输过程中,源地址和目的地址均由硬件指定C.DMA控制器可以对传输的数据进行逻辑运算和其他处理D.利用DMA控制器,CPU和I/O设备可以在一定程度上实现并行工作E.CPU只启动DMA,而不干预数据传输过程F.传输的数据需经过CPU的控制器G.可直接在外设和内存之间传输数据H.数据的传输可由硬件完成而不需软件介入” 相关考题
考题
下列关于CPU对外部设备的直接内存存取(DMA)控制方式叙述中,哪个是错误的?A. DMA方式用于高速外部设备与内存之间批量数据的传输B.当本次DMA传送数据的开始时,产生中断,请求CPU进行处理C.DMA方式无须CPU干预D.DMA采取窃取总线控制权的方法占用总线
考题
下面关于8237可编程DMA控制器的叙述中,错误的是A.8237有4个DMA通道B.8237的数据线为16位C.每个通道有硬件DMA请求和软件DMA请求两种方式D.每个通道在每次DMA传输后,其当前地址寄存器的值自动加1或减1
考题
(35)下面关于8237DMA控制器的叙述中,正确的是A)8237 各个DMA 通道的每次DMA 操作只能传输一个字节B)8237 内部白长当前地址寄存器的值在每次传输后自动加1 或减1C)8237 不能通过软件编程屏蔽其 DMA 请求D)8237各个DMA通道的请求优先级是固定的
考题
试题(16)以下关于在I/O设备与主机间交换数据的叙述中,错误的是(16)。(16)A.中断方式下,CPU需要执行程序来实现数据传送B.中断方式和DMA方式下,CPU与I/O设备都可同步工作C.中断方式和DMA方式相比,快速I/O设备更适合采用中断方式传递数据D.若同时接到DMA请求和中断请求,CPU优先响应DMA请求
考题
下面是关于8237可编程DMA控制器的叙述,其中错误的是A.8237有一个四通道共用的DMA屏蔽寄存器和一个多通道屏蔽寄存器B.8237的数据线是16位的C.每个通道的DMA请求方式可设置为硬件方式或软件方式D.每个通道在每次DMA传输后,其当前地址寄存器的值自动加1或减1
考题
下面是关于8237可编程m4A控制器的叙述,其中错误的是______。A.8237的数据线为16位B.8237有4个DMA通道C.每个通道在每次DMA传输后,其当前地址寄存器的值自动加1或减1D.每个通道有硬件DMA请求和软件DMA请求两种方式
考题
下面关于8237可编程DMA控制器的叙述中,错误的是( )。A.两个8237级联可以得到8个DMA通道B.8237的数据线为8位C.每个通道有硬件DMA请求和软件DMA请求两种方式D.每个通道在每次DMA传输后,其当前地址寄存器的值自动加1或减1
考题
下面是关于8237可编程DMA控制器的叙述,其中错误的是______。A.8237有4个DMA通道B.8237的数据线为16位C.每个通道有硬件DMA请求和软件DMA请求两种方式D.每个通道在每次DMA传输后,其当前地址寄存器的值自动加1或减1
考题
下列关于CPU对外部设备的直接存取(DMA)控制方式的叙述中,错误的是A.DMA方式用于高速外部设备与内存之间批量数据的传输B.当本次DMA传送的数据开始时,产生中断,请求CPU进行处理C.DMA方式无需CPU干预D.DMA采用窃取总线控制权的方法占用总线
考题
以下关于直接存储器访问(DMA)的叙述中,错误的是( )。A.DMA是一种快速传递大数据的技术
B.DMA将传输的数据从一个地址空间复制到另一个地址空间
C.DMA数据传送过程中,由CPU和DMA控制器共同控制
D.在DMA控制器控制下,主存和外设之间直接交换数据
考题
关于中断和DMA,下列说法正确的是()。A.DMA请求和中断请求同时发生时,响应DMA请求
B.DMA请求、非屏蔽中断、可屏蔽中断都要在当前指令结束之后才能被响应
C.非屏蔽中断请求优先级最高,可屏蔽中断请求优先级最低
D.如果不开中断,所有中断请求就不能响应
考题
下列说法中错误的是()。A.程序查询方式下,CPU与I/O设备串行工作
B.程序中断方式下,CPU与I/O设备并行工作
C.DMA方式下,主程序可与I/O数据传送并行工作
D.实现了DMA方式的系统中,程序中断方式没有存在的必要
考题
关于程序中断方式和DMA方式的叙述错误的是()。Ⅰ.DMA的优先级比程序中断的优先级要高Ⅱ.程序中断方式需要保护现场,DMA方式不需要保护现场Ⅲ.程序中断方式的中断请求是为了报告CPU数据的传输结束,而DMA方式的中断请求完全是为了传送数据A.只有Ⅱ
B.Ⅱ、Ⅲ
C.只有Ⅲ
D.Ⅰ、Ⅲ
考题
关于在I/O设备与主机间交换数据的叙述,()是错误的。A、中断方式下,CPU需要执行程序来实现数据传送任务B、中断方式和DMA方式下,CPU与I/O设备都可并行工作C、中断方式和DMA方式下,快速I/O设备更适合采用中断方式传递数据D、若同时接到DMA请求和中断请求,CPU优先响应DMA请求
考题
下面是关于ARM嵌入式芯片中的DMA控制器的叙述,其中错误的是()。A、DMA控制器即为直接存储器访问控制器B、使用DMA控制器可将数据块在外设与内存之间直接传输而不需CPU的参与,因而可显著降低处理器的负荷C、ARM嵌入式芯片中的DMA控制器挂在AMBA的外围总线(APB)上D、DMA控制器工作时所需的时钟由ARM嵌入式芯片中的电源管理与时钟控制器组件提供
考题
下面是关于基于ARM内核的嵌入式芯片中的DMA控制器的叙述,其中错误的是()A、DMA是指直接存储器访问B、嵌入式系统通过使用DMA控制器可降低处理器内核在数据传输操作中的负担C、ARM处理器中的DMA控制器与AMBA的系统总线部分相连D、ARM处理芯片中的串行通信接口、USB接口等,只能通过DMA控制器控制其数据传输而不能由ARM内核控制
考题
下列关于DMA描述不正确的是()A、内存可以被CPU访问,也可以被DMA控制器访问B、DMA可以和CPU并行工作C、DMA开始前,CPU需要初始化DMA控制器,结束后,DMA控制器产生中断D、数据的输入和输出需要经过CPU,再由DMA控制器访问内存
考题
单选题下列关于DMA描述不正确的是()A
内存可以被CPU访问,也可以被DMA控制器访问B
DMA可以和CPU并行工作C
DMA开始前,CPU需要初始化DMA控制器,结束后,DMA控制器产生中断D
数据的输入和输出需要经过CPU,再由DMA控制器访问内存
考题
单选题关于在I/O设备与主机间交换数据的叙述,()是错误的。A
中断方式下,CPU需要执行程序来实现数据传送任务B
中断方式和DMA方式下,CPU与I/O设备都可并行工作C
中断方式和DMA方式下,快速I/O设备更适合采用中断方式传递数据D
若同时接到DMA请求和中断请求,CPU优先响应DMA请求
热门标签
最新试卷