网友您好, 请在下方输入框内输入要搜索的题目:

题目内容 (请给出正确答案)

下列不属于操作系统中引入缓冲的主要原因是()。

A.制约CPU连接外设台数

B.缓冲CPU与I/O设备速度不匹配的矛盾

C.减少中断CPU的次数

D.提高CPU与I/O设备的并行性


参考答案和解析
D 解析:在现代OS中,几乎所有的I/O设备都使用了缓冲区,因为要提高I/O速度和设备的利用率,在很大程度上都需要借助缓冲技术来实现。缓冲区是操作系统为暂存数据而在内存中开辟的一块区域。缓冲可分为单缓冲、双缓冲和循环缓冲,如图6-41所示。引入缓冲技术的主要原因有:缓和CPU与I/O设备之间速度不匹配的矛盾;减少对CPU的中断频率;放宽对中断响应时间的限制;提高CPU和I/O设备之间的并行性;提高外设利用率,尽可能使外设处于忙状态。根据实现方式的不同,缓冲技术可分为硬件缓冲和软件缓冲,硬件缓冲是利用专门的硬件寄存器作为缓冲,而软件缓冲则是通过操作系统来实现的。Spooling系统用到了缓冲技术,它用到了两个缓冲区:输入缓冲区和输出缓冲区。前者暂存由输入设备送来的数据,以后再传送到输入井;后者暂存从输出井送来的数据,以后再传送给输出设备。
更多 “下列不属于操作系统中引入缓冲的主要原因是()。A.制约CPU连接外设台数B.缓冲CPU与I/O设备速度不匹配的矛盾C.减少中断CPU的次数D.提高CPU与I/O设备的并行性” 相关考题
考题 在I/O设备管理中,引入缓冲技术的主要原因是A.使外部设备可以并发运行B.匹配不同外部设备的传输速度C.避免使用外部设备时引起死锁D.实现虚拟设备

考题 在操作系统中引入缓冲技术的目的是缓解______和设备之间速度不匹配的矛盾。

考题 什么是缓冲区?引入缓冲的主要目的有哪些?

考题 在设备管理中,缓冲的引入是为了( )之间的矛盾。

考题 引入缓冲的重要原因是【 】。

考题 下列各项中不属于设备管理技术的是(18),设备管理中引入通道的主要目的是(19)。A.中断技术B.DMA技术C.缓冲技术D.多道程序设计技术

考题 在多道程序系统中,为了保证公共变量的完整性,各进程应互斥进入相关临界区。所谓临界区,是指(21)。多道程序的引入主要是为了(22)。操作系统采用SPOOLing技术提高了(23)的利用率。在操作系统中,(24)是以时间换取空间的技术。系统出现死锁的原因是(25)。A.一个缓冲区B.一段数据区C.同步机制D.一段程序

考题 下列几种操作系统中,哪个不属于网络操作系统?______A.NetwareB.MS-DOSC.LinuxD.Unix

考题 缓冲技术中的缓冲池在(60)中,引入缓冲的主要目的是(61)。A.主存B.外存C.ROMD.寄存器

考题 引入缓冲的主要原因是什么?

考题 下列操作系统常用的技术中,属于硬件机制是()。A交换技术BSPOOLing技术C通道技术D缓冲技术

考题 电路形成自激振荡的主要原因是在电路中()。A、引入正反馈B、引入负反馈C、电感线圈的作用D、电容的作用

考题 操作系统中采用的缓冲技术有哪些?

考题 设备管理中引入缓冲的原因是(),从而提高CPU、通道和I/O设备之间的并行性,减少CPU被中断的次数。

考题 什么是进程?在操作系统中为什么要引入进程?

考题 在操作系统中引入线程概念的主要目的是什么?

考题 下列操作系统中,不属于网络操作系统的是()。A、UNIXB、LinuxC、WindowsD、Windows XP Home

考题 引入缓冲技术的主要目的是提高CPU与设备之间的并行程度。

考题 在操作系统中引入缓冲技术的主要目的是()A、加快I/O的速度B、改善CPU与I/O之间速度不匹配的情况C、加快文件读写的速度D、加快磁盘读写的速度

考题 下列选项中,不属于造成活塞缸缓冲装置失去作用的原因是()。A、惯性能量过大B、止回阀全开C、缓冲调节阀全闭D、柱塞锥面长度不对

考题 什么是缓冲?为什么要引入缓冲?

考题 下列操作系统常用的技术中,属于硬件机制是()。A、交换技术B、SPOOLing技术C、通道技术D、缓冲技术

考题 问答题在操作系统中引入线程概念的主要目的是什么?

考题 单选题下列操作系统中,不属于网络操作系统的是()。A UNIXB LinuxC WindowsD Windows XP Home

考题 单选题在操作系统中引入缓冲技术的主要目的是()A 加快I/O的速度B 改善CPU与I/O之间速度不匹配的情况C 加快文件读写的速度D 加快磁盘读写的速度

考题 单选题下列选项中,不属于造成活塞缸缓冲装置失去作用的原因是()。A 惯性能量过大B 止回阀全开C 缓冲调节阀全闭D 柱塞锥面长度不对

考题 问答题操作系统中采用的缓冲技术有哪些?

考题 填空题设备管理中引入缓冲的原因是(),从而提高CPU、通道和I/O设备之间的并行性,减少CPU被中断的次数。