网友您好, 请在下方输入框内输入要搜索的题目:
题目内容
(请给出正确答案)
在一个多主STD总线系统中,使用邮箱通信法,可以实现各个多主CPU模板间的信息传送,所谓“邮箱”是指()
- A、各CPU芯片内部的RAM
- B、高速缓冲存储器(CACHE)
- C、各多主CPU模板上的SDRAM
- D、系统存储器
参考答案
更多 “在一个多主STD总线系统中,使用邮箱通信法,可以实现各个多主CPU模板间的信息传送,所谓“邮箱”是指()A、各CPU芯片内部的RAMB、高速缓冲存储器(CACHE)C、各多主CPU模板上的SDRAMD、系统存储器” 相关考题
考题
对使用Pentium4作为CPU的PC机来说,下面关于Cache的叙述中错误的是A.L1 Cache与CPU制作在同一个芯片上B.L2 Cache的工作频率越来越高,但不可能达到CPU的工作频率C.CPU访问Cache时,若“命中”,则不需插入等待状态D.Cache是CPU和DRAM主存之间的高速缓冲存储器
考题
在一个多主STD总线系统中,使用邮箱通信法,可实现各个多主CPU模板间的信息传送,所谓“邮箱”是指( )A.高速缓冲存储器B.系统存储器C.各多主CPU模板上的SDRAMD.各CPU芯片内部的RAM
考题
高速缓冲存储器 Cache是位于CPU和主存DRAM之间规模或容量较小但速度很快的存储器。下面是关于Cache的叙述,其中错误的是( )。A.PC中采用的Cache方案兼顾了SRAM的高速特性和DRAM的低成本特性,即达到了即降低成本又提高系统性能的目的B.CPU访问Cache“命中”时,由于Cache的速度与CPU相当,因此CPU就能在零等待状态下迅速地完成数据的读写,而不必插入等待状态C.CPU访问CaChe“未命中”时,信息需从主存(DRAM)传送到CPU,这时CPU要插入等待状态D.L1 Cache的工作频率和CPU的工作频率相等,L2 Cache的工作频率越来越高,但不可能等于CPU的工作频率
考题
在一个多主STD总线系统中,使用邮箱通信法,可实现各个多主CPU模板间的信息传送。所谓“邮箱”是指______。A.各CPU芯片内部的RAMB.高速缓冲寄存器(Cache)C.各多主CPU模板上的SDRAMD.系统寄存器
考题
一个多主STD总线系统中,使用邮箱通信法,可实现各个多主CPU模板间的信息传送,所谓“邮箱”是指( )。A.高速缓冲存储器B.系统存储器C.各多主CPU模板上的SDRAMD.各CPU芯片内部的RAM
考题
在现代的CPU芯片中又集成了高速缓冲存储器(Cache),其作用是______。A.扩大内存储器的容量B.解决CPU与RAM之间的速度不匹配问题C.解决CPU与打印机的速度不匹配问题D.保存当前的状态信息
考题
以下关于cache的阐述中,()是不对的。A、CPU存取cache中的数据较快B、cache封装到CPU芯片内C、cache是介于CPU和硬盘驱动器之间的存储器D、cache是介于CPU和内存之间的高速存储器
考题
在一个多主STD总线系统中,使用邮箱通信法,可实现各个多主CPU模板问的信息传送,所谓“邮箱”是指()A、各CPU芯片内部的RAMB、高速缓冲存储器C、各多主CPU模板上的SDRAMD、系统存储器
考题
关于高速缓冲存储器cache的描述,不正确的是()A、cache-是介于cPu和内存之间的一种可高速存取信息的芯片B、cache越大,效率越高C、cache用于解决cPu和RAM之问速度冲突问题D、存放在cache中的数据使用时存在命中率的问题
考题
下面关于系统主机板的描述,不对的是()。A、系统主板简称主(机)版或母板B、对任何计算机系统而言,主板是通用的C、主板上主要布置有:CPU插座、内存调插槽、CMOS、BIOS芯片、cache芯片、跳线开关、接口电路等D、各主要部件通过总线结构互相连接起来
考题
计算机监控系统内部网通信方式中“主模块可以主动向任何一个分模块发送信息,分模块则必须得到主模块的允许,才能向主模块发送信息。”则该监控系统通信方式属于()。A、主从结构的总线通信方式B、多主结构的网络通信方式C、以太网方式D、STD总线
考题
单选题高速缓冲存储器(Cache)的功能是提高CPU数据传入传出的速率,突破所谓的(),即CPU与存储系统之间数据传送带宽限制。A
冯•诺依曼瓶颈B
电光转换瓶颈C
光电转换瓶颈D
网络传输瓶颈
热门标签
最新试卷