网友您好, 请在下方输入框内输入要搜索的题目:

题目内容 (请给出正确答案)

在一个多主STD总线系统中,使用邮箱通信法,可以实现各个多主CPU模板间的信息传送,所谓“邮箱”是指()

  • A、各CPU芯片内部的RAM
  • B、高速缓冲存储器(CACHE)
  • C、各多主CPU模板上的SDRAM
  • D、系统存储器

参考答案

更多 “在一个多主STD总线系统中,使用邮箱通信法,可以实现各个多主CPU模板间的信息传送,所谓“邮箱”是指()A、各CPU芯片内部的RAMB、高速缓冲存储器(CACHE)C、各多主CPU模板上的SDRAMD、系统存储器” 相关考题
考题 对使用Pentium4作为CPU的PC机来说,下面关于Cache的叙述中错误的是A.L1 Cache与CPU制作在同一个芯片上B.L2 Cache的工作频率越来越高,但不可能达到CPU的工作频率C.CPU访问Cache时,若“命中”,则不需插入等待状态D.Cache是CPU和DRAM主存之间的高速缓冲存储器

考题 计算机系统为改善CPU与处理器之间的速度匹配问题,在CPU和主存储器之间加入一个高速、小容量的缓冲存储器Cache,构成Cache—主存储器的存储系统。() 此题为判断题(对,错)。

考题 CPU中的高速缓冲存储器Cache,可以长期存放数据。() 此题为判断题(对,错)。

考题 在一个多主STD总线系统中,使用邮箱通信法,可实现各个多主CPU模板间的信息传送,所谓“邮箱”是指( )A.高速缓冲存储器B.系统存储器C.各多主CPU模板上的SDRAMD.各CPU芯片内部的RAM

考题 高速缓冲存储器 Cache是位于CPU和主存DRAM之间规模或容量较小但速度很快的存储器。下面是关于Cache的叙述,其中错误的是( )。A.PC中采用的Cache方案兼顾了SRAM的高速特性和DRAM的低成本特性,即达到了即降低成本又提高系统性能的目的B.CPU访问Cache“命中”时,由于Cache的速度与CPU相当,因此CPU就能在零等待状态下迅速地完成数据的读写,而不必插入等待状态C.CPU访问CaChe“未命中”时,信息需从主存(DRAM)传送到CPU,这时CPU要插入等待状态D.L1 Cache的工作频率和CPU的工作频率相等,L2 Cache的工作频率越来越高,但不可能等于CPU的工作频率

考题 在一个多主STD总线系统中,使用邮箱通信法,可实现各个多主CPU模板间的信息传送。所谓“邮箱”是指______。A.各CPU芯片内部的RAMB.高速缓冲寄存器(Cache)C.各多主CPU模板上的SDRAMD.系统寄存器

考题 一个多主STD总线系统中,使用邮箱通信法,可实现各个多主CPU模板间的信息传送,所谓“邮箱”是指( )。A.高速缓冲存储器B.系统存储器C.各多主CPU模板上的SDRAMD.各CPU芯片内部的RAM

考题 在CPU芯片上集中的高速缓冲存储器(Cache)的作用是A.作普通内存B.保留关机或是断电时的信息C.作辅助存储器D.为了协调CPU与RAM之间的速度差问题

考题 在现代的CPU芯片中又集成了高速缓冲存储器(Cache),其作用是______。A.扩大内存储器的容量B.解决CPU与RAM之间的速度不匹配问题C.解决CPU与打印机的速度不匹配问题D.保存当前的状态信息

考题 以下关于cache的阐述中,()是不对的。A、CPU存取cache中的数据较快B、cache封装到CPU芯片内C、cache是介于CPU和硬盘驱动器之间的存储器D、cache是介于CPU和内存之间的高速存储器

考题 在一个多主STD总线系统中,使用邮箱通信法,可实现各个多主CPU模板问的信息传送,所谓“邮箱”是指()A、各CPU芯片内部的RAMB、高速缓冲存储器C、各多主CPU模板上的SDRAMD、系统存储器

考题 关于高速缓冲存储器的叙述中,正确的是()A、Cache的容量大于RAMB、Cache的运行速度低于RAMC、Cache是外存储器D、Cache是为了解决CPU与RAM速度不匹配的问题

考题 有关高速缓冲存储器(Cache)的说法,正确的是()。A、只能在CPU以外B、CPU内、外都可设置CacheC、只能在CPU以内D、若存在Cache,CPU就不能再访问内存

考题 采用DMA方式能实现高速数据传送,是因为()A、DMA能加速CPU的速度B、传送的数据不用经过CPU中转C、DMA可以和CPU同时访问系统总线

考题 关于高速缓冲存储器cache的描述,不正确的是()A、cache-是介于cPu和内存之间的一种可高速存取信息的芯片B、cache越大,效率越高C、cache用于解决cPu和RAM之问速度冲突问题D、存放在cache中的数据使用时存在命中率的问题

考题 为了协调CPU与RAM之间的速度差间距,在CPU芯片中又集成了高速缓冲存储器。

考题 腾IV主板上一般带有高速缓冲存储器Cache,它是()之间的缓存。A、CPU和辅存B、CPU和主存C、最大运算速度D、CPU的时钟主频

考题 以下()不属于多机系统。A、主从结构B、多主结构C、分布式系统D、单CPU系统

考题 CPU芯片内部连接各元件的总线是()。A、内部总线B、外围总线C、外部总线D、系统总线

考题 CPU中的高速缓冲存储器(Cache)使用的是静态随机存储器。

考题 下面关于系统主机板的描述,不对的是()。A、系统主板简称主(机)版或母板B、对任何计算机系统而言,主板是通用的C、主板上主要布置有:CPU插座、内存调插槽、CMOS、BIOS芯片、cache芯片、跳线开关、接口电路等D、各主要部件通过总线结构互相连接起来

考题 解决CPU与主内存之间的速度匹配的主要方法是在CPU与DRAM间加上二级高速缓存[L2Cache]

考题 计算机监控系统内部网通信方式中“主模块可以主动向任何一个分模块发送信息,分模块则必须得到主模块的允许,才能向主模块发送信息。”则该监控系统通信方式属于()。A、主从结构的总线通信方式B、多主结构的网络通信方式C、以太网方式D、STD总线

考题 判断题CPU中的高速缓冲存储器(Cache)使用的是静态随机存储器。A 对B 错

考题 单选题CPU芯片内部连接各元件的总线是()。A 内部总线B 外围总线C 外部总线D 系统总线

考题 单选题采用DMA方式能实现高速数据传送,是因为()A DMA能加速CPU的速度B 传送的数据不用经过CPU中转C DMA可以和CPU同时访问系统总线

考题 单选题高速缓冲存储器(Cache)的功能是提高CPU数据传入传出的速率,突破所谓的(),即CPU与存储系统之间数据传送带宽限制。A 冯•诺依曼瓶颈B 电光转换瓶颈C 光电转换瓶颈D 网络传输瓶颈