网友您好, 请在下方输入框内输入要搜索的题目:

题目内容 (请给出正确答案)
填空题
由于TMS320LF240x DSP 并行总线工作是独立的,所以可()访问程序和数据空间。在一个给定的机器()内,CALU可以执行多达3次的()存储器操作。

参考答案

参考解析
解析: 暂无解析
更多 “填空题由于TMS320LF240x DSP 并行总线工作是独立的,所以可()访问程序和数据空间。在一个给定的机器()内,CALU可以执行多达3次的()存储器操作。” 相关考题
考题 CPU通过总线与内存和输入/输出设备连接,下列说法错误的是( )。[1分]A.总线是连接CPU.内存.I/O设备等部件的一组公共信号线B.总线分数据总线.地址总线和控制总线,程序指令和数据都存于内存,其中数据通过数据总线调入调出CPU,而程序指令通过控制总线调入CPU执行C.DMA技术使外围设备与CPU并行工作,直接将数据在外设和内存之间交换D.内存的工作速度相对于CPU的运算速度要低很多

考题 TMS320C54X系列DSP可以通过设置OVLY位实现数据存储空间和程序存储空间共享片内ROM。( ) 此题为判断题(对,错)。

考题 TMS320VC5402型DSP可以通过设置DROM位实现数据存储空间和程序存储空间共享片内DARAM。( ) 此题为判断题(对,错)。

考题 DSP对程序存储空间、数据存储空间和I/O空间的选择分别是由三根片选线PS、DS、IS独立选择的。( ) 此题为判断题(对,错)。

考题 DSP内核它包括处理器内核,指令缓冲器,数据存储器和程序存储器,I/O接口控制器,程序地址总线和程序数据总线,直接读取的地址总线和数据总线等单元,其中最核心的是()。 A.处理器内核B.指令缓冲器C.数据存储器和程序存储器D.程序地址总线和程序数据总线

考题 微机系统中的系统总线(如PCI)用来连接各功能部件以构成一个完整的系统,它 需包括三种不同功能的总线,即( )。A.数据总线、地址总线和控制总线B.同步总线、异步总线和通信总线 C.内部总线、外部总线和片内总线D.并行总线、串行总线和USB总线

考题 阅读下列说明、图和表,回答问题1至问题3,将答案填入答题纸的对应栏内【说明】某公司承接了一个控制系统的项目,由王工负责系统的方案设计。王工的设计方案如图4-1所示。该方案是基于VME总线的多机并行处理系统,由主控制模块作为VME总线的主设备,即总线控制器,负责整个系统的控制与管理:3个数据处理模块作为从设备,负责数据处理与计算;1个I/O模块也作为从设备,负责系统与外部接口之间的高速数据通信。同时,为了简化设计,该系统5个模块均采用同一款VME协议芯片,实现内总线和VME总线的连接。【问题1】(6分)王工设计采用共享存储器方式,进行多机之间的通信。VME共享存储器的地址空问映射,分为输出窗口和输入窗口两部分。输出窗口实现处理器本地地址空间到VME总线地址空间的映射,输入窗几实现VME总线地址空间到处理器本地地址空间的映射。输出窗口空间设置说明:为了每个模块能访问到其他4个模块:在每个模块的处理器本地地址空间中开辟5M空间,映射到VME总线上的5M地址空间。映射关系见表4-2.VME总线驱动中,按照上述方式对寄存器进行设置,实现了VME总线菇享存储器工作方式,将对其他模块的操作转化为对处理器本地地址空间访问操作相似的读写操作,并且都采用总线远程写,总线本地读的方式。数据处理模块1发送消息到数据处理模块2,它们之间采用IM数据缓冲区的第一个32位作为握手标志。则数据处理模块1访问标志区的总线地址为 (1) ,数据处理模块2访问标志区的总线地址为(2) 。I/O模块向主控制模块发送控制命令,它们之间采用1M数据缓冲区偏移Oxl00处作为命令缓冲区。则I/O模块访问命令区的总线地址为 (3) ,主控制模块访问命令区的总线地址为 (4) 。【问题2】(3分)如表4-1所示,该系统中采用的处理器有大端和小端两种工作模式。王工设计VME总线上传输的数据全部采用小端方式,那么当处理器通过VME总线发送数据时,需要根据自己的工作模式,对数据迸行必要的转换,以符合协议要求。当I/O模块向主控制模块发送控制命令OxAABBCCDD,那么它写入VME总线的实际数据是(l),当主控制模块向数据处理模块3和I/O模块发送控制命令Oxl2345678,那么它写入VME总线的实际数据是 (2) 和 (3) 。【问题3】(6分)为了提高数据通信的性能,在进行大数据量通信时,王工设计采用DMA的方式。DMA通信方式能够满足高速VME设备的需求,也有利于发挥CPU效率。该VME协议芯片有两种DMA工作方式:一种是直接方式(Direct mode),一 种是链方式(Linked_listmode)。在直接方式下,在每次数据传输前,需要驱动程序对DMA控制寄存器进行设置,然后进行DMA传输,并等待传输完成,或者异常错误。直接方式是一种软件和硬件同步工作方式。在链方式下,驱动程序只需要设置命令包。在通信过程中,硬件根据命令包的内容完成传输,并根据链中的下一个命令包,继续传输,直到所有命令包完成或者异常错误。链方式是一种软件和硬件异步工作的方式。图4-2是DMA直接方式的流程图,请补全流程图,并将答案填写在答题纸的对应栏中。

考题 雷达设计人员在设计数宇信号处理单元时,其处理器遍采用 DSP 芯片(比如IT公司的TMS320C63xx),通常 DSP 芯片采用哈佛 ( Harvard )体系结构,以下关于哈佛结构特征的描述,不正确是( )。A.程序和数据具有独立的存储空间,允许同时取指令和取操作数,并允许在程序空间或数据空间之间互传数据 B.处理器内用多总线结构,保证了在一个机器周明内可以多次访问程序空间和数据空间 C.哈佛体系结构强调的是多功能,适含多种不同的环境和任务,强调兼容性 D.处理器内部采用多处理单元,可以在一个指令周期内同时进行运算

考题 总线在一个总线周期内并行传送2个字节的数据,设一个总线周期等于一个总线时钟,总线时钟频率为33MHz,求总线带宽是多少?

考题 某总线在一个总线周期中并行传送4个字节的数据,假设一个总线周期等于一个时钟周期,总线时钟频率为33MHz,求总线带宽是多少?

考题 设总线工作频率为33MHz,如果一个总线周期中并行传送32位数据,则总线的带宽是多少?

考题 8086CPU是一个()位的微处理器,具有()位数据总线,()位地址总线,可寻址空间为()。

考题 一个计算问题的程序分成3个可以独立执行的程序模块:输入程序、处理程序和打印程序,每批数据都需顺序执行这三个模块。对于多批数据,这三个程序在单CPU机器中可能运行的顺序是()A、 输入程序与处理程序顺序运行B、 输入程序和处理程序能并行运行C、 处理程序和打印程序顺序运行D、 处理程序和打印程序能并行运行E、 打印程序和输入程序能并行运行

考题 地址总路线的位宽决定()A、能处理数据的位数B、能访问内存的最大空间C、总线的工作速度D、总线的传输速率

考题 总线就是传输信息的公共通路,而总线按传输数据的方式可分为()。A、串行总线和并行总线B、串行总线和结构总线C、并行总线和CAN总线D、串行总线与CAN总线

考题 单选题在同一个机器周期内,CPU不能同时进行的操作是()。A 程序空间读操作和数据空间的读操作B 程序空间写操作和程序空间的读操作C 数据空间读操作和数据空间的写操作D 程序空间读操作和数据空间的写操作

考题 填空题TMS320LF240x DSP通过中断请求系统中的一个()中断来扩展系统可响应的中断()。因此,DSP的中断请求/应答硬件逻辑和中断服务程序软件都是一个()的层次。

考题 填空题TMS320LF240x DSP采用一个16×16位的()乘法器,可以在单个机器周期内产生一个位乘积结果的有符号或无符号数。

考题 填空题TMS320LF240X DSP微处理器采用的是()

考题 判断题DSP中的程序和数据分别存储在不同的存储空间。A 对B 错

考题 单选题CPU通过总线与内存和输入/输出设备连接,下列说法错误的是()。A 总线是连接CPU.内存.I/O设备等部件的一组公共信号线B 总线分数据总线.地址总线和控制总线,程序指令和数据都存于内存,其中数据通过数据总线调入调CPU,而程序指令通过控制总线调入CPU执行C DMA技术使外围设备与CPU并行工作,直接将数据在外设和内存之间交换D 内存的工作速度相对于CPU的运算速度要低很多

考题 填空题程序存储器的寻址空间为64K(),这包括片内DARAM和片内FLASH EEPROM/ROM。当访问片外程序地址空间时,DSP自动产生一个访问外部程序地址空间的信号()。

考题 问答题总线在一个总线周期内并行传送2个字节的数据,设一个总线周期等于一个总线时钟,总线时钟频率为33MHz,求总线带宽是多少?

考题 问答题设总线工作频率为33MHz,如果一个总线周期中并行传送32位数据,则总线的带宽是多少?

考题 填空题TMS320LF240x DSP 的设计基于增强的()结构。它可以通过3组()总线访问多个存储空间。它们分别是:()地址总线(PAB)数据读地址总线(DRAB)和()写地址总线(DWAB)。其中的任意一组可访问不同的程序空间,以实现不同的器件操作.

考题 填空题TMS320LF240x DSP器件有两个复位源:一个外部复位引脚复位和一个程序监视定时器复位。复位引脚为一个I/O脚,如果有内部复位事件(程序监视定时器复位)发生,则该引脚被设置为()方式,并且被驱动为低,向外部电路表明TMS320LF240x DSP器件正在自己复位。

考题 填空题TMS320C54x的DSP采用先进的()结构,其独立的()总线和()总线允许同时读取()和(),实现高度的并行操作。