网友您好, 请在下方输入框内输入要搜索的题目:
题目内容
(请给出正确答案)
判断题
C54x系列DSP处理器中,实现时钟频率倍频或分频的部件是锁相环PLL。
A
对
B
错
参考答案
参考解析
解析:
暂无解析
更多 “判断题C54x系列DSP处理器中,实现时钟频率倍频或分频的部件是锁相环PLL。A 对B 错” 相关考题
考题
以下关于嵌入式系统时钟管理的叙述中,错误的是( )。A.系统的主时钟可以由外部时钟源提供,也可由外部晶体振荡器提供
B.时钟控制逻辑可以在不需要锁相环的情况下产生慢速时钟
C.利用锁相环可以对输入时钟进行倍频输出,但无法改变输出时钟的相位
D.可以通过软件来控制时钟与每个外围模块的连接还是断开
考题
CPU的频率有主频、倍频和外频。某处理器外频是200 MHz,倍频是13,该款处理器的主频是( )。A.2.6 GHz
B.1300 MHz
C.15.38 MHz
D.200 MHz
考题
单选题利用PLL(锁相环)控制,通过分频器或频率合成器又可得到()。A
多极变速或无极调速B
很高的速度C
很大的运行转矩D
很大的启动转矩
热门标签
最新试卷