网友您好, 请在下方输入框内输入要搜索的题目:
题目内容
(请给出正确答案)
DTR100告警信息“BBUnlockPLL”表示:()。
- A、BB组件锁相环故障,可造成43.680MHz时钟信号失准
- B、BB组件锁相环故障,可造成10MHz时钟信号失准
- C、BB组件锁相环故障,可造成10MHz和43.680MHz时钟信号失准
参考答案
更多 “DTR100告警信息“BBUnlockPLL”表示:()。A、BB组件锁相环故障,可造成43.680MHz时钟信号失准B、BB组件锁相环故障,可造成10MHz时钟信号失准C、BB组件锁相环故障,可造成10MHz和43.680MHz时钟信号失准” 相关考题
考题
为了消除环网中的时钟偏移,FDDI使用了______方案,并规定进入站点缓冲器的数据时钟由输入信号的时钟确定。A.带锁相环电路的分布式时钟B.带锁相环电路的集中式时钟C.带弹性缓冲器的分布式时钟D.带弹性缓冲器的集中式时钟
考题
●FDDI的基本编码方法是 (30) ,在此基础上采用 (31) 编码以获得足够多的同步信息,这样使编码效率提高到 (32) 。为了消除环网中的时钟偏移,FDDI使用了 (33) 方案,并规定进入站点缓冲器的数据时钟由输入信号的时钟确定,缓冲器的输出时钟信号由 (34) 确定。(30) A.ManchesterB.差分ManchesterC.NRZD.NRZ-I(31) A.4B/5BB.5B/6BC.8B6TD.MLT-3(32) A.25%B.50%C.80%D.100%(33) A.带锁相环电路的分布式时钟B.带锁相环电路的集中式时钟C.带弹性缓冲器的分布式时钟D.带弹性缓冲器的集中式时钟(34) A.本站的时钟B.输入信号的时钟C.信号固有的时钟D.环上固有的时钟
考题
FDDI是双环结构,其中一个为主环,一个为备用环,这样可以保证网络的可靠性。为了消除环网中的时钟偏移,FDDI使用了()方案,并规定进入站点缓冲器的数据时钟由输入信号的时钟确定,缓冲器的输出时钟信号由()确定。A.带锁相环电路的分布式时钟B.带锁相环电路的集中式时钟C.带弹性缓冲器的分布式时钟D.带弹性缓冲器的集中式时钟
考题
FDDI采用(27)方案避免环网中的时钟偏移,并规定进入站点缓冲器的数据时钟由输入信号的时钟确定,缓冲器的输出时钟信号由本站的时钟确定。A.带弹性缓冲器的分布式时钟B.带锁相环电路的集中式时钟C.带弹性缓冲器的集中式时钟D.带锁相环电路的分布式时钟
考题
可在DTR100()频率。A、RF输出口测到10MHz基准振荡频率B、BB组件TEST口测到10MHz基准振荡频率C、BB组件TEST口测到500kHz基准振荡频率D、BB组件TEST口测到500kHz频率
考题
DTR100“BB组件数据配置失败”指的是告警信息()。A、BB RAM ErrorB、BB Link ErrorC、BB CommunicationD、BB Config.Error
考题
判断题当某个时钟设备产生故障时,一级母钟、二级母钟可实时将告警信号发送到控制中心时钟系统网管设备。A
对B
错
热门标签
最新试卷