网友您好, 请在下方输入框内输入要搜索的题目:

题目内容 (请给出正确答案)

在IEEE754标准中,浮点数的表示采用单精度格式是()位。

  • A、64
  • B、32
  • C、16
  • D、128

参考答案

更多 “在IEEE754标准中,浮点数的表示采用单精度格式是()位。A、64B、32C、16D、128” 相关考题
考题 ●在Pentium微处理器中,浮点数的格式采用IEEE754标准。假设一个规格化的32位浮点数如下:1 10000011 00101100000000000000000该数的十进制数值是 (29) 。(29) A.-2.75B.-16.75C.-20.75D.-18.75

考题 将十进制数0.84375表示成符合IEEE754标准的32位浮点数的是【 】。

考题 在Pentium微处理器中,浮点数的格式采用IEEE754标准。假设一个规格化的32位浮点数如下 1 10000011 00101100000000000000000 该数的十进制数值是A.-2.75B.-16.75C.-20.75D.-18.75

考题 Pwntium 微处理品器中的浮点数复合IEEE754标准,设一个单精度浮点数为 01000000011100000000000000000000 这个浮点数的阶码是A.10000000B.01000000C.00000001D.00000011

考题 下面关于计算机浮点数的叙述中,正确的是A.浮点数的绝对值不能大于1010B.十进制整数不能用浮点数精确表示C.Pentium微处理器中的浮点数采用40位二进制编码D.Pentium微处理器中浮点数的格式采用IEEE754标准

考题 下列是关于浮点数的说法:①浮点数编码方式不但扩大了数值的表示范围,而且也增加了数据表示的数量。②IEEE754是关于浮点数定义和规格化的工业标准,制定这一标准的目的是提高浮点数的运算速度和精度。③IEEE754标准中求移码的偏移量跟求普通移码所采用的偏移量相差1。④在完整的最终的编码中,若阶码总编码位数为R(包括阶码符号位),尾数总编码位数为w(包括符号位),那么IEEE754标准下的规格化浮点数的最大负数为。其中,正确的说法有(35)。A.1B.2C.3D.4

考题 符合IEEE754标准的单精度浮点数0 10000101 1000100 10000000 00000000所表示的十进制数为【 】。

考题 IEEE754标准规定的单精度数为32位,其中符号位1位,阶码8位,尾数23位,则它所能表示的最大规格化正数是()。

考题 IEEE754标准规定的64位浮点数格式中,符号位为1位,阶码为11位,尾数为52位,则它所能表示的最小规格化负数为()。

考题 在IEEE754标准的浮点数编码表示中,()是隐含的。A.符号 B.阶码 C.尾数 D.基数

考题 设32位浮点数格式如下。以下关于浮点数表示的叙述中,正确的是( )。若阶码采用补码表示,为8位(含1位阶符),尾数采用原码表示,为24位(含1位数符),不考虑规格化,阶码的最大值为(请作答此空)。 A.255 B.256 C.127 D.128

考题 已知内存中32位位模式为“1  1000 0001   1110 0000 0000 0000 0000 000”当该位模式表示的是单精度浮点数,假定浮点数编码采用Excess-127表示指数部分,通过计算解码出该浮点数对应的十进制数值。写出计算步骤。

考题 在IEEE754标准中,浮点数的表示采用双精度格式是()位。A、64B、32C、16D、128

考题 在IEEE754标准中,浮点数的表示采用扩展双精度格式是()位。A、64B、32C、16D、128

考题 某数为IEEE754单精度浮点数格式表示为45100000H,则该数的值是()A、1.125×210B、1.125×211C、-1.125×211D、-1.125×210

考题 PCI总线的宽度为()位。A、64B、32C、16D、8

考题 IEEE754浮点数表示中的阶码采用的是()A、原码B、反码C、补码D、移码

考题 将下列十进制数转换为IEEE754单精度浮点数格式: (1)+36.75 (2)-35/256

考题 SSD共128位,其中前()位用于鉴权。A、64B、32C、96D、16

考题 IP地址由()位二进制数组成。A、64B、32C、16D、128

考题 单选题某数为IEEE754单精度浮点数格式表示为45100000H,则该数的值是()A 1.125×210B 1.125×211C -1.125×211D -1.125×210

考题 单选题在IEEE754标准中,浮点数的表示采用双精度格式是()位。A 64B 32C 16D 128

考题 单选题在IEEE754标准中,浮点数的表示采用单精度格式是()位。A 64B 32C 16D 128

考题 单选题在IEEE754标准中,浮点数的表示采用扩展双精度格式是()位。A 64B 32C 16D 128

考题 单选题IEEE754浮点数表示中的阶码采用的是()A 原码B 反码C 补码D 移码

考题 问答题已知内存中32位位模式为“1  1000 0001   1110 0000 0000 0000 0000 000”当该位模式表示的是单精度浮点数,假定浮点数编码采用Excess-127表示指数部分,通过计算解码出该浮点数对应的十进制数值。写出计算步骤。

考题 问答题将下列十进制数转换为IEEE754单精度浮点数格式: (1)+36.75 (2)-35/256