网友您好, 请在下方输入框内输入要搜索的题目:

题目内容 (请给出正确答案)

为实现“执行K”与“分析k+1”的重叠,必须()。

  • A、操作数和指令分别存放在两个独立编址的存储器中
  • B、采用多体交叉主存结构,且不共存于一个体中
  • C、有独立的指令分析部件和指令执行部件
  • D、增设指令缓冲寄存器

参考答案

更多 “为实现“执行K”与“分析k+1”的重叠,必须()。A、操作数和指令分别存放在两个独立编址的存储器中B、采用多体交叉主存结构,且不共存于一个体中C、有独立的指令分析部件和指令执行部件D、增设指令缓冲寄存器” 相关考题
考题 指令间“一次重叠”说法有错的是()。 A.仅执行K与分析K重叠B.分析K执行后立即开始执行KC.应尽量使分析K+1与执行K的时间相等D.只需要一套指令分析部件和执行部件

考题 指令间的“一次重叠”是指()。 A.取指K+1与分析K重叠B.分析K+1与执行K重叠C.分析K与执行K+1重叠D.执行K与取指K+1重叠

考题 若每一条指令都可分解为取指、分析和执行三步。已知取指时间为5△t,分析时间为2△t,执行时间为5△t。如果按顺序方式从头到尾执行完500条指令需(3)。如果按[执行]k、[分析]k+1、[取值]k+2重叠的流水线方式执行,从头到尾执行完500条指令需(4)△t。(41)A.5590B.5595C.6000D.6007

考题 在微机中,能指出CPU下一次要执行的指令地址的部件是()A、程序计数器B、指令寄存器C、数据寄存器D、缓冲存储器

考题 微处理器对I/O口的编址方式一般有两种。一种是将I/O口地址和主存储器地址统一编址,把I/O口地址看作存储器地址的一部分,指令系统中,没有专门的I/O指令。另一种是将I/O口地址和存储器地址分别独立编址,采用专门的【 】指令对I/O口地址进行操作。

考题 计算机中存放当前指令地址的寄存器称【 】。在程序顺序执行时,如果存储器按字节编址,每执行一条指令后,该寄存器自动加上已经执行的指令的字节数;如果执行转移、调用、中断等指令,则该寄存器接收新的地址。

考题 计算机中存放当前指令地址的寄存器称为(7),在顺序执行程序时,若指令长度为16位,存储器按字节编址,每执行一条指令该寄存器自动加(8)。A.地址寄存器B.指令寄存器C.栈地址寄存器D.程序计数器

考题 指出CPU下一次要执行的指令地址的部件是______。A.程序计数器B.指令寄存器C.数据寄存器D.缓冲存储器

考题 若每一条指令都可以分解为取指、分析和执行三步。已知取指时间t取指=51.jpgt,分析时间t分析=21.jpgt,执行时间t执行=51.jpgt。如果按顺序方式从头到尾执行500条指令需( )△t。如果按照[执行]k、[分析]k+1、[取指]k+2重叠的流水线方式执行指令,从头到尾执行500条指令需(请作答此空)△t。 A.2492 B.2500 C.2510 D.2515

考题 某计算机系统采用5级流水线结构执行指令,设每条指令的执行由取指令(3△t)、分析指令(1△t)、取操作数(5△t)、运算(1△t), 写回结果(2△t)组成,并分别用5个子部件完成,该流水线的最大吞吐率为( )。

考题 某计算机系统采用5级流水线结构执行指令,设每条指令的执行由取指令(2 Δt )、分析指令(1Δt )、取操作数(3Δt )、运算(1Δt )和写回结果(2Δt ) 组成, 并分别用5 个子部件完成,该流水线的执行周期为(请作答此空) ;若连续向流水线输入10条指令,该流水线完成的时间为( )。A.3Δt B.1Δt C.2Δt D.7Δt

考题 在计算机中,保存当前正在执行的指令的寄存器为(1),存放当前指令地址的寄存器叫(2)。在顺序执行指令的情况下(存储器按字节编址,指令字长32位),每执行一条指令,使程序计数器自动加(3)。算术逻辑运算的结果通常放在(4)中。空白(2)处应选择()A、程序计数器B、指令寄存器C、地址寄存器D、地址译码器

考题 CPU的主要功能是执行存放在主存储器中的程序,即()。A、操作指令B、设备指令C、程序指令D、机器指令

考题 始终只让第K+1条指令的“分析”与第K条指令的“执行”在时间上重叠的方式称为()。

考题 指令间“一次重叠”说法有错的是()。A、仅“执行k”与“分析k+1”重叠B、“分析k”完成后立即开始“执行”C、应尽量使“分析k+1”与“执行k”时间相等D、只需要一套指令分析部件和执行部件

考题 指令间的“一次重叠”是指()。A、“取指K+1”和“分析K”重叠B、“分析K+1”与“执行K”重叠C、“分析K”与“执行K+1”重叠D、“执行K”与“取指K+1”重叠

考题 在80486微机系统中存储空间和I/O空间的编址方式采用()。A、两者统一编址,通过相同的指令访问两个空间B、两者独立编址,通过不同的指令访问两个空间C、采用混合编址,即独立编址和统一编址均采用D、软件编址

考题 微型机中的CPU是()A、分析、控制并执行指令的部件B、寄存器C、分析、控制并执行指令的部件和存储器D、分析、控制指令的部件和存储器和驱动器

考题 I/O编址方式通常可分统一编址和独立编址,()A、 统一编址是将I/O地址看作是存储器地址的一部分,可用专门的I/O指令对设备进行访问B、 独立编址是指I/O地址和存储器地址是分开的,所以对I/O访问必须有专门的I/O指令C、 统一编址是指I/O地址和存储器地址是分开的,所以可用访存指令实现CPU对设备的访问D、 独立编址是将I/O地址看作是存储器地址的一部分,所以对I/O访问必须有专门的I/O指令

考题 微型机中的CPU是()。A、分析、控制并执行指令的部件B、寄存器C、分析、控制并执行指令的部件和存储器D、分析、控制指令的部件及存储器和驱动器

考题 单选题指令间的“一次重叠”是指()。A “取指K+1”和“分析K”重叠B “分析K+1”与“执行K”重叠C “分析K”与“执行K+1”重叠D “执行K”与“取指K+1”重叠

考题 单选题指令间“一次重叠”说法有错的是()。A 仅“执行k”与“分析k+1”重叠B “分析k”完成后立即开始“执行”C 应尽量使“分析k+1”与“执行k”时间相等D 只需要一套指令分析部件和执行部件

考题 单选题为实现“执行K”与“分析k+1”的重叠,必须()。A 操作数和指令分别存放在两个独立编址的存储器中B 采用多体交叉主存结构,且不共存于一个体中C 有独立的指令分析部件和指令执行部件D 增设指令缓冲寄存器

考题 单选题微型机中的CPU是()A 分析、控制并执行指令的部件B 寄存器C 分析、控制并执行指令的部件和存储器D 分析、控制指令的部件和存储器和驱动器

考题 单选题I/O编址方式通常可分统一编址和独立编址,()A  统一编址是将I/O地址看作是存储器地址的一部分,可用专门的I/O指令对设备进行访问B  独立编址是指I/O地址和存储器地址是分开的,所以对I/O访问必须有专门的I/O指令C  统一编址是指I/O地址和存储器地址是分开的,所以可用访存指令实现CPU对设备的访问D  独立编址是将I/O地址看作是存储器地址的一部分,所以对I/O访问必须有专门的I/O指令

考题 单选题微型机中的CPU是()。A 分析、控制并执行指令的部件B 寄存器C 分析、控制并执行指令的部件和存储器D 分析、控制指令的部件及存储器和驱动器

考题 填空题始终只让第K+1条指令的“分析”与第K条指令的“执行”在时间上重叠的方式称为()。