网友您好, 请在下方输入框内输入要搜索的题目:
题目内容
(请给出正确答案)
在嵌入式系统硬件设计中,可以采用( )方法减少信号的辐射。
A.去掉芯片电源到地之间的电容
B.增加线长
C.减小线宽
D.在有脉冲电流的引线上串小磁珠
B.增加线长
C.减小线宽
D.在有脉冲电流的引线上串小磁珠
参考答案
参考解析
解析:本题考查嵌入式系统硬件设计的基础知识。电磁干扰(EMI,Electro Magnetic Interference)可分为辐射和传导干扰。福射干扰就是干扰源以空间作为媒体把其信号干扰到另一电网络。而传导干扰就是以导电介质作为媒体把一个电网络上的信号干扰到另一电网络。在高速系统设计中,集成电路引脚、高频信号线和各类接插头都是PCB板设计中常见的辐射干扰源,它们散发的电磁波就是电磁干扰(EMI),自身和其他系统都会因此影响正常工作。PCB板设计技巧中有不少解决EMI问题的方案,例如:EMI抑制涂层、合适的EMI抑制零件和EMI仿真设计等,主要方法包括:1.共模EMI干扰源(如在电源汇流排形成的瞬态电压在去耦路径的电感两端形成的电压降)在电源层用低数值的电感,电感所合成的瞬态信号就会减少,共模EMI从而减少。可以通过减少电源层到IC电源引脚连线的长度来降低该干扰。2.电磁屏蔽,尽量把信号走线放在同一PCB层,而且要接近电源层或接地层。3.零件的布局(布局的不同都会影响到电路的干扰和抗干扰能力)中根据电路中不同的功能进行分块处理(例如解调电路、高频放大电路及混频电路等),在这个过程中把强和弱的电信号分开,数字和模拟信号电路都要分开,各部分电路的滤波网络必须就近连接,这样不仅可以减小幅,还可以提高电路的抗干扰能力,减少被干扰的机会。4.布线的考虑(不合理的布线会造成信号线之间的交叉干扰)不能有走线贴近PCB板的边框,以免于制作时造成断线。电源线要宽,环路电阻便会因而减少。信号线尽可能短,并且减少过孔数目。拐角的布线不可以用直角方法,应以135°角为佳。数字电路与模拟电路应以地线隔离,数字地线与模拟地线都要分离。在电源和地之间加电容、减少线长、增加线宽;可以在有脉冲电流的引线上串小磁珠。
更多 “在嵌入式系统硬件设计中,可以采用( )方法减少信号的辐射。A.去掉芯片电源到地之间的电容 B.增加线长 C.减小线宽 D.在有脉冲电流的引线上串小磁珠” 相关考题
考题
硬件是嵌入式系统运行的载体,也是嵌入式系统的基础。嵌入式系统硬件的选择包括硬件平台和嵌入式处理器的选择、外围设备的选择和接口电路的选择。以下关于硬件平台的选择说法错误的是(64)。A.如果这是个全新的项目,最好选用能够满足需求的多个处理器来实现B.在多处理器设计中,把控制和管理用一个处理器实现C.可以从简单的处理器入手,随着系统负载的增加而增加处理器的数量D.如果已有的系统实现了相似的功能,应尽可能重用该系统结构
考题
硬件是嵌入式系统运行的载体,也是嵌入式系统的基础,嵌入式系统硬件的选择包括硬件平台和嵌入式处理器的选择、外围设备的选择和接口电路的选择。以下关于硬件平台的选择的描述中,说法错误的是(35)A.如果当前项目是一个全新的项目,最好选用能够满足需求的多个处理器来实现B.在多处理器设计中,把控制和管理用一个处理器实现C.可以从简单的处理器入手,随着系统负载的增加而增加处理器的数量D.如果己有的系统实现了相似的功能,则应尽可能重用该系统结构
考题
下面关于目前嵌入式最小硬件系统的叙述中,错误的是()。A.嵌入式最小硬件系统包括嵌入式处理器B.嵌入式最小硬件系统包括时钟电路C.嵌入式最小系统包括给系统供电的电源电路D.嵌入式处理器片内一般不包括存储器,组成最小系统时必须外扩存储器
考题
关于嵌入式操作系统及其特点,以下叙述中错误的是(46)。A.嵌入式操作系统是在嵌入式硬件上提供一个应用程序的运行平台B.嵌入式硬件资源相对有限,因此操作系统内核较小C.嵌入式操作系统通常具有较好的可移植性D.嵌入式操作系统往往需要控制硬件装置,因此,不用考虑实时性
考题
下面的叙述中,不正确的是()A、在嵌入式系统开发时,通常可以把其开发过程划分为:系统需求分析与规格说明、系统设计、构件设计、系统集成与测试等几个阶段。B、所谓的构件设计,是指包括软件设计与编程、专用硬件芯片选择及硬件电路设计等具体设计工作。C、系统集成与测试的目的是发现设计中的错误并进行改正。在此阶段,应该等系统集成完成后再整体地对系统进行测试。D、嵌入式系统设计者需要遵循软硬一体、软硬协调设计的思想。在系统功能满足要求的前提下,结合性能、费用成本、尺寸等约束条件,确定哪些功能由硬件构件实现,哪些功能由软件构件实现。
考题
单选题在嵌入式系统设计中,嵌入式处理器选型是在进行()时完成。A
需求分析B
系统集成C
体系结构设计D
软硬件设计
热门标签
最新试卷