网友您好, 请在下方输入框内输入要搜索的题目:

题目内容 (请给出正确答案)

以下关于Cache (高速缓冲存储器)的叙述中,不正确的是( )。

A. Cache 的设置扩大了主存的容量B. Cache 的内容是主存部分内容的拷贝C. Cache 的命中率并不随其容量增大线性地提高D. Cache 位于主存与 CPU 之间


参考答案

更多 “ 以下关于Cache (高速缓冲存储器)的叙述中,不正确的是( )。A. Cache 的设置扩大了主存的容量B. Cache 的内容是主存部分内容的拷贝C. Cache 的命中率并不随其容量增大线性地提高D. Cache 位于主存与 CPU 之间 ” 相关考题
考题 ● 以下关于CPU 与主存之间增加高速缓存(Cache)的叙述中,错误的是 (4) 。(4)A. Cache扩充了主存储器的容量B. Cache可以降低由于CPU 与主存之间的速度差异造成的系统性能影响C. Cache的有效性是利用了对主存储器访问的局部性特征D. Cache中通常保存着主存储器中部分内容的一份副本

考题 ●主存储器和CPU之间增加高速缓冲存储器(Cache)的目的是 (56) 。(56) A.解决CPU、主存速度匹配B.增加CPU通用寄存器数量C.扩大主存容量D.扩大主存容量和增加CPU通用寄存器数量

考题 以下关于CPU与主存之间增加调整缓存(Cache)的叙述,不正确的是()。 A.Cache扩充了主存储器的容量B.Cache可以降低由于CPU与主存之间的速度差异造成的系统性能影响C.Cache的有效性是利用了对主存储器访问的局部特征D.Cache中通常保存着主存储器中部分内容的一份副本

考题 ● 以下关于CPU与主存之间增加高速缓存(Cache)的叙述,不正确的是 (7) 。(7)A. Cache扩充了主存储器的容量B. Cache可以降低由于CPU 与主存之间的速度差异造成的系统性能影响C. Cache的有效性是利用了对主存储器访问的局部性特征D. Cache中通常保存着主存储器中部分内容的一份副本

考题 ● 在CPU 与主存之间设置高速缓冲存储器Cache的目的是为了 (2) 。(2)A. 扩大主存的存储容量B. 提高CPU 对主存的访问效率C. 既扩大主存容量又提高存取速度D. 提高外存储器的速度

考题 以下关于Cache(高速缓冲存储器)的描述,(9)是错误的。A.在体系结构上,Cache存储器位于主存与CPU之间B.Cache存储器存储的内容是主存部分内容的拷贝C.使用Cache存储器并不能扩大主存的容量D.Cache的命中率只与其容量相关

考题 在CPU与主存之间设置高速缓冲存储器(Cache)的目的是为了(4)。A.扩大主存的存储容量B.提高CPU对主存的访问效率C.既扩大主存容量又提高存取速度D.提高外存储器的速度

考题 在CPU与主存之间设置高速缓冲存储器(Cache),其目的是为了(2)。A.扩大主存的存储容量B.提高CPU对主存的访问效率C.既扩大主存容量又提高存取速度D.提高外存储器的速度

考题 下面关于Cache的叙述,“(6)”是错误的。A.在体系结构上,Cache存储器位于主存与CPU之间B.Cache存储器存储的内容是动态更新的C.使用Cache存储器并不能扩大主存的容量D.Cache的命中率只与其容量相关

考题 以下关于CPU与主存之问增加高速缓存(Cache)的叙述中,错误的是______。A.Cache扩充了主存储器的容量B.Cache可以降低由于CPU与主存之间的速度差异造成的系统性能影响C.Cache的有效性是利用了对主存储器访问的局部性特征D.Cache中通常保存着主存储器中部分内容的一份副本A.B.C.D.

考题 关于Cache(高速缓冲存储器)的说法中,错误的是(9)。A.在体系结构上,Cache存储器位于主存与CPU之间B.Cache存储器存储的内容是主存部分内容的拷贝C.使用Cache存储器并不能扩大主存的容量D.Cache的命中率只与其容量相关

考题 以下关于CPU与主存之问增加高速缓存(cache)的叙述,不正确的是______。A.Cache扩充了主存储器的容量B.Cache可以降低由于CPU与主存之间的速度差异造成的系统性能影响C.Cache的有效性是利用了对主存储器访问的局部性特征D.Cache中通常保存着主存储器中部分内容的一份副本

考题 以下关于计算机系统中高速缓存(Cache)的说法中,正确的是( )。A. Cache 的容量通常大于主存的存储容量 B.通常由程序员设置 Cache 的内容和访问速度 C.Cache 的内容是主存内容的副本 D.多级 Cache 仅在多核 CPU 中使用

考题 在计算机系统中,以下关于高速缓存 (Cache) 的说法正确的是( )。A.Cache的容量通常大于主存的存储容量B.通常由程序员设置Cache的内容和访问速度C.Cache 的内容是主存内容的副本D.多级Cache 仅在多核cpu中使用

考题 主存储器和CPU之间增加高速缓冲存储器(Cache)的目的是( )。A.解决CPU、主存速度匹配B.增加CPU通用寄存器数量C.扩大主存容量D.扩大主存容量和增加CPU通用寄存器数量

考题 ● 关于Cache(高速缓冲存储器)的说法中,错误的是(9)(9)A. 在体系结构上,Cache存储器位于主存与CPU 之间B. Cache存储器存储的内容是主存部分内容的拷贝C. 使用Cache存储器并不能扩大主存的容量D. Cache的命中率只与其容量相关

考题 ● 在CPU 与主存之间设置高速缓冲存储器Cache,其目的是为了 (2) 。(2)A.扩大主存的存储容量B.提高CPU 对主存的访问效率C.既扩大主存容量又提高存取速度D.提高外存储器的速度

考题 ● 以下关于Cache(高速缓冲存储器)的描述, (9) 是错误的。(9)A. 在体系结构上,Cache存储器位于主存与CPU 之间B. Cache存储器存储的内容是主存部分内容的拷贝C. 使用Cache存储器并不能扩大主存的容量D. Cache的命中率只与其容量相关

考题 ● 下面关于 Cache(高速缓冲存储器)的叙述, “ (9) ”是错误的。(9)A. 在体系结构上,Cache 存储器位于主存与 CPU之间B. Cache 存储器存储的内容是主存部分内容的拷贝C. 使用 Cache 存储器并不能扩大主存的容量D. Cache 的命中率只与其容量相关

考题 以下关于计算机系统中高速缓存(Cache)的说法中,正确的是(9)A.Cache 的容量通常大于主存的存储容量 B.通常由程序员设置 Cache 的内容和访问速度 C.Cache 的内容是主存内容的副本 D.多级 Cache 仅在多核 CPU 中使用

考题 以下关于Cache(高速缓冲存储器)的叙述中,不正确的是( )。A.Cache的设置扩大了主存的容量 B.Cache的内容是主存部分内容的拷贝 C.Cache的命中率并不随其容量增大线性地提高 D.Cache位于主存与CPU之间

考题 以下关于Cache (高速缓冲存储器)的叙述中,不正确的是(8)A.Cache 的设置扩大了主存的容量 B. Cache 的内容是主存部分内容的拷贝 C.Cache 的命中率并不随其容量增大线性地提高 D.Cache 位于主存与 CPU 之间

考题 下面关于Cache的叙述,错误的是()A、高速缓冲存储器简称CacheB、Cache处于主存与CPU之间C、程序访问的局部性为Cache的引入提供了理论依据D、Cache的速度远比CPU的速度慢

考题 在CPU与主存之间设置高速缓冲存储器(Cache),其目的是为了()A、扩大主存的存储容量B、提高CPU对主存的访问效率C、既扩大主存容量又提高存取速度D、提高外存储器的速度

考题 以下关于CPU与主存之间增加高速缓存(Cache)的叙述中,错误的是()。A、Cache扩充了主存储器的容量B、Cache可以降低由于CPU与主存之间的速度差异造成的系统性能影响C、Cache的有效性是利用了对主存储器访问的局部性特征D、Cache中通常保存着主存储器中部分内容的一份副本

考题 关于高速缓冲存储器的叙述中,正确的是()A、Cache的容量大于RAMB、Cache的运行速度低于RAMC、Cache是外存储器D、Cache是为了解决CPU与RAM速度不匹配的问题

考题 单选题在CPU与主存之间设置高速缓冲存储器(Cache),其目的是为了()A 扩大主存的存储容量B 提高CPU对主存的访问效率C 既扩大主存容量又提高存取速度D 提高外存储器的速度