网友您好, 请在下方输入框内输入要搜索的题目:
题目内容
(请给出正确答案)
Intel Pentium内部有两个各为8KB的指令Cache和数据Cache,其目的是( )。
A.弥补片外Cache容量的不足
B.弥补内存容量的不足
C.弥补外存容量的不足
D.加快指令执行速度
参考答案
更多 “ Intel Pentium内部有两个各为8KB的指令Cache和数据Cache,其目的是( )。A.弥补片外Cache容量的不足B.弥补内存容量的不足C.弥补外存容量的不足D.加快指令执行速度 ” 相关考题
考题
● 关于Cache存储器,下面的叙述中正确的是 (15) 。(15)A. Cache存储器是内存中的一个特定区域B. Cache存储器的存取速度介于内存和磁盘之间C. Cache存储器中存放的内容是内存的备份D. Cache存储器存放正在处理的部分指令和数据
考题
下面是微处理器中有关Cache的叙述,其中错误的是A.从Pentium微处理器开始已经将其内部的L1 Cache分离为指令Cache和数据CacheB.Pentium Ⅱ的L2 Cache不在微处理器芯片内部C.Pentium 4微处理器的L1 Cache和L2 Cache均集成在处理器芯片内D.目前市场上销售的赛扬(Celeron)微处理器价格较低,因为芯片内部没有集成Cache
考题
PC机中CPU执行MOV指令从存储器读取数据时,数据搜索的顺序是A.从L1Cache开始,然后依次为L2Cache、DRAM和外设B.从L2Cache开始,然后依次为L1Cache、DRAM和外设C.从外设开始,然后依次为DRAM、L2Cache和L1CacheD.从外设开始,然后依次为DRAM、L1Cache和L2Cache
考题
PC中CPU执行MOV指令从存储器读取数据时,数据搜索的顺序是( )A.L1 cache、12 cache、DRAM和外设B.L2 cache、L1 cache、DRAM和外设C.DRAM、外设、L2cache和L1 cacheD.外设、DRAM、L1 cache和L2 cache
考题
在多级存储系统中,Cache处在CPU和主存之间,解决(55)问题。若Cache和主存的存取时间分别为T1和T2,Cache的命中率为H,则该计算机实际存取时间为(56)。当CPU向存储器执行读操作时,首先访问Cache,若命中,则从Cache中取出指令或数据,否则从主存中取出,送(57):当CPU向存储器执行写操作时,为了使Cache的内容和主存的内容保持一致,若采用(58)法,则同时写入Cache和主存。由于Cache容量比主存容量小,因此当Cache满时,执行把主存信息向Cache写入,就要淘汰Cache中已有的信息,为了提高Cache的命中率,采用一种(59)替换算法。A.主存容量扩充B.主存和CPU速度匹配C.多个请求源访问主存D.BIOS存放
考题
在分析Cache对机器性能的影响时,正确的叙述是( )。A.Cache容量比主存小许多,决定机器访问存储器速度的是主存,Cache只起次要作用B.CPU访问存储器时不受Cache控制器的控制C.Cache存储器中保存着CPU当前频繁访问的指令代码和数据D.奔腾PC机采用两极Cache结构,一级放指令,一级放数据
考题
以下关于cache的叙述中,正确的有( )。A.cache和主存都用半导体芯片作为存储介质,因此它们的存取速度相差不大
B.在程序中不能用数据传送指令cache中某个单元中存储的内容
C.cache存储容量的大小对计算机的运行速度会产生影响
D.只有将一个程序的全部指令从内存装入cache才能在CPU中运行该程序
考题
在一个计算机系统中,下列说法正确的是()。A、主存的容量远大于Cache的容量,主存的速度比Cache快B、主存的容量远小于Cache的容量,主存的速度比Cache快C、主存的容量远大于Cache的容量,主存的速度比Cache慢D、主存的容量远小于Cache的容量,主存的速度比Cache慢
考题
下面是对高速缓冲存储器(CAChe)的描述,正确的有()A、CAChe是位于CPU与主存储器之间,对用户是透明的一种高速小容量存储器B、在现代CPU设计技术中,常将CAChe分成一级CAChe和二级CACheC、一级CAChe容量一般较小,二级CAChe的容量相对一级CAChe要大一些D、高速缓存中存放的是正在运行的一小段程序和数据
考题
下面关于CPU的说法中,错误的是()。A、CPU的运算速度与主频、Cache容量、指令系统、运算器的逻辑结构等都有关系B、Pentium 4和Pentium的指令系统不完全相同C、不同公司生产的CPU其指令系统互相不兼容D、Pentium 4与80386的指令系统保持向下兼容
考题
单选题采用指令Cache与数据Cache分离的主要目的是( )。A
减低Cache的缺失损失B
提高Cache的命中率C
减低CPU平均访问时间D
减少指令流水线资源冲突
热门标签
最新试卷