网友您好, 请在下方输入框内输入要搜索的题目:
题目内容
(请给出正确答案)
Pentium微处理器在突发式存储器读周期期间,W/R和Cache信号分别为( )。
A.高电平和高电平
B.高电平和低电平
C.低电平和高电平
D.低电平和低电平
参考答案
更多 “ Pentium微处理器在突发式存储器读周期期间,W/R和Cache信号分别为( )。A.高电平和高电平B.高电平和低电平C.低电平和高电平D.低电平和低电平 ” 相关考题
考题
Pentium微处理器执行突发式存储器读总线周期时,Cache(Cache Enable)和W/R信号的状态应该是______。A) 1,1B) 1,0C) 0,1D) 0,0A.B.C.D.
考题
80386有4个总线周期定义信号,分别为W/R、D/C、M/IO和LOCK;其中前3个是主要的总线周期定义信号在存储器数据读取周期,各总线周期定义信号为( )。A.W/R=L低电平,D/C=H高电平,M/IO=H高电平B.W/R=L低电平,D/C=H高电平,M/IO=L低电平C.W/R=H高电平,D/C=L低电平,M/IO=H高电平D.W/R=L低电平,D/C=L低电平,M/IO=H高电平
考题
8086微处理器在最小模式下执行输出操作时,下列哪一个选项所描述的状态是正确的?______A.RD低电平,WR高电平,M/IO高电平B.RD高电平,WR低电平,M/IO高电平C.RD低电平,WR高电平,M/IO低电平D.RD高电平,WR低电平,M/IO低电平
考题
8086微处理器在最小模式下执行输出操作叫,下列( )所描述的状态是正确的。A.RD低电平,WR高电平,M/IO高电平B.RD高电平,WR低电平,M/lO高电平C.RD低电子,WR高电平,M/IO低电平D.RD高电平,WR低电平,M/IO低电平
考题
80386有4个总线周期定义信号分别为W/R、D/C、M/IO和LOCK,其中前3个是主要的总线周期定义信号,在FO写周期,各总线周期定义信号为( )。A.W/R=L低电平,D/C=H高电平,M/IO=H高电平B.W/R=L低电平,D/C=H高电平,M/IO=L低电平C.W/R=H高电平,D/C=L低电平,M/IO=H高电平D.W/R=L低电平,D/C=L低电平,M/IO=H高电平
考题
8086微处理器在最小模式下执行输出操作时,下列( )所描述的状态是正确的。A.RD低电平,WR高电平,M/IO高电平B.RD高屯子,WR低电平,M/IO高电平C.RD低电子,WR高电平,M/IO低电平D.RD高电平,WR低电平,M/IO低电平
考题
BHE信号和A0合起来表示当前在总线上出现的从偶地址单元或端口读一个字节的正确序列为:()。A.BHE为低电平,A0为低电平
B.BHE为低电平,A0为高电平
C.BHE为高电平,A0为低电平
D.BHE为高电平,A0为高电平
考题
在监视回答编码脉冲间隔时,在同步间隔存在期间,使用可预置的减计数器监视时钟计数,当同步间隔脉冲结束时,10微秒和1微秒的减计数器的借位(CT)输出分别为()时,说明间隔在公差范围之内。A、0(低电平)和0(低电平)B、0(低电平)和1(高电平)C、1(高电平)和0(低电平)D、1(高电平)和1(高电平)
考题
INTEL 8088 CPU可以访问的存储器空间可达1M,使用的地址信号线为A19~A0,CPU执行一次存储器读操作时,有效控制信号是()。A、RD低电平,WR三态,M/IO低电平B、RD三态,WR低电平,M/IO高电平C、RD低电平,WR高电平,M/IO高电平D、RD高电平,WR低电平,M/IO高电平
考题
“错误!未找到引用源”信号和AO合起来表示当前在总线上出现的从偶地址单元或端口读一个字节的正确序列为()。A、“错误!未找到引用源”为低电平,AO为低电平B、“错误!未找到引用源”为低电平,AO为高电平C、“错误!未找到引用源”为高电平,AO为低电平D、“错误!未找到引用源”为高电平,AO为高电平
考题
程控数字交换机主要特征是采用数字交换网络,传送和交换的是数字信息,交换网络()。A、不能通过直流信号和高电平的交流信号B、不能通过直流信号,但能通过高电平的交流信号C、能通过直流信号,但不能通过高电平的交流信号D、能通过直流信号和高电平的交流信号
考题
单选题程控数字交换机主要特征是采用数字交换网络,传送和交换的是数字信息,交换网络()。A
不能通过直流信号和高电平的交流信号B
不能通过直流信号,但能通过高电平的交流信号C
能通过直流信号,但不能通过高电平的交流信号D
能通过直流信号和高电平的交流信号
热门标签
最新试卷