网友您好, 请在下方输入框内输入要搜索的题目:
题目内容
(请给出正确答案)
46、设有32片256K×1位的SRAM芯片。问:采用位扩展方法可构成多大容量的存储器?(按256K×1位这样的格式回答)
参考答案和解析
× 32片256K×1位的SRAM芯片可构成256K×32位的存储器。(2)如果采用32位的字编址方式,则需要18条地址线,因为21=256K。因为存储容量为256K×32位=l024KB,所以CPU访问存储器的最高地址位为A19(3)该存储器与CPU连接的结构图如图3.1所示。
更多 “46、设有32片256K×1位的SRAM芯片。问:采用位扩展方法可构成多大容量的存储器?(按256K×1位这样的格式回答)” 相关考题
考题
用32K×4位的RAM芯片构成256K×32位存储器芯片M,至少需要(20)个RAM芯片。若用构成的芯片M来存储16MB的内容,则至少需要(21)个这样的芯片M。(55)A.4B.32C.64D.8
考题
某半导体存储器容量8K×8位,可选用的RAM芯片容量为2K×4位,回答以下问题。(1)该存储系统要采用什么形式的扩展方式?(2)总共需要多少个RAM芯片?(3)如果有一个16K×16位的存储器,用1K×4位的DRAM芯片构成,那么总共需要多少DRAM芯片?
考题
外围电路中某电路,使用8K×4位的SRAM存储器芯片构成256K×32位的Cache存储器。(26)片,存储器地址码位数是(27),单个芯片的地址码位数是(28)。A.256B.128C.512D.255
考题
μPD424256的容量为256K×4bit,即芯片内部有256K个存储单元,每个存储单元可存储4位信息。下面关于μPD424256的叙述中,正确的是( )。A.芯片内部有256K个存储单元,因此芯片有18个地址引脚B.芯片的RAS和CAS选通信号主要用于DRAM的刷新C.芯片的数据线有4根,但为减少芯片的引脚数,它们与18个地址信号中的低4位地址线是分时复用的D.DRAM芯片中的存储单元除像μPD424256那样存储4位信息外,有的DRAM芯片中的存储单元存储1位信息,有些存储8位信息
考题
中兴通讯3G统一硬件平台采用()双交换网设计,其最大交换容量分别是256K×256K和80Gbps。中兴通讯ZXWNV3系列核心网产品具有、可满足大容量组网需求,实现灵活组网。A、TDM、ATMB、ATM、IPC、TDM、IPD、ATM、ATM
考题
问答题设有一个具有20位地址和32位字长的存储器,问:(1)该存储器能存储多少个字节的信息?(2)如果存储器由512×8位SRAM芯片组成,需要多少片?(3)需要多少位地址作芯片选择?
考题
问答题某微机系统的存储器地址空间为A8000H—CFFFH,若采用单片容量为16K×1位的SRAM芯片,问:系统存储容量为多少?组成该存储系统共需该类芯片多少?整个系统芯片组应为多少?
热门标签
最新试卷