网友您好, 请在下方输入框内输入要搜索的题目:
题目内容
(请给出正确答案)
9、在主存和CPU之间增加cache的目的是()
A.增加内存容量
B.提高内存可靠性
C.加快信息访问速度
D.增加内存容量,同时加快访问速度
参考答案和解析
加快信息存取速度
更多 “9、在主存和CPU之间增加cache的目的是()A.增加内存容量B.提高内存可靠性C.加快信息访问速度D.增加内存容量,同时加快访问速度” 相关考题
考题
● 以下关于CPU 与主存之间增加高速缓存(Cache)的叙述中,错误的是 (4) 。(4)A. Cache扩充了主存储器的容量B. Cache可以降低由于CPU 与主存之间的速度差异造成的系统性能影响C. Cache的有效性是利用了对主存储器访问的局部性特征D. Cache中通常保存着主存储器中部分内容的一份副本
考题
●主存储器和CPU之间增加高速缓冲存储器(Cache)的目的是 (56) 。(56) A.解决CPU、主存速度匹配B.增加CPU通用寄存器数量C.扩大主存容量D.扩大主存容量和增加CPU通用寄存器数量
考题
以下关于CPU与主存之间增加调整缓存(Cache)的叙述,不正确的是()。
A.Cache扩充了主存储器的容量B.Cache可以降低由于CPU与主存之间的速度差异造成的系统性能影响C.Cache的有效性是利用了对主存储器访问的局部特征D.Cache中通常保存着主存储器中部分内容的一份副本
考题
以下关于Cache(高速缓冲存储器)的描述,(9)是错误的。A.在体系结构上,Cache存储器位于主存与CPU之间B.Cache存储器存储的内容是主存部分内容的拷贝C.使用Cache存储器并不能扩大主存的容量D.Cache的命中率只与其容量相关
考题
在多级存储系统中,Cache处在CPU和主存之间,解决(55)问题。若Cache和主存的存取时间分别为T1和T2,Cache的命中率为H,则该计算机实际存取时间为(56)。当CPU向存储器执行读操作时,首先访问Cache,若命中,则从Cache中取出指令或数据,否则从主存中取出,送(57):当CPU向存储器执行写操作时,为了使Cache的内容和主存的内容保持一致,若采用(58)法,则同时写入Cache和主存。由于Cache容量比主存容量小,因此当Cache满时,执行把主存信息向Cache写入,就要淘汰Cache中已有的信息,为了提高Cache的命中率,采用一种(59)替换算法。A.主存容量扩充B.主存和CPU速度匹配C.多个请求源访问主存D.BIOS存放
考题
● 关于Cache(高速缓冲存储器)的说法中,错误的是(9)(9)A. 在体系结构上,Cache存储器位于主存与CPU 之间B. Cache存储器存储的内容是主存部分内容的拷贝C. 使用Cache存储器并不能扩大主存的容量D. Cache的命中率只与其容量相关
考题
在主存储器和CPU之间增加Cache的目的是______。A.解决CPU和主存之间的速度匹配问题
B.扩大主存储器容量
C.扩大CPU中通用寄存器的数量
D.既扩大主存储器容量,又扩大CPU中通用寄存器的数量
考题
主存储器和CPU之间增加Cache的目的是()。A、解决CPU和主存之间的速度匹配问题B、扩大主存储器容量C、扩大CPU中通用寄存器的数量D、既扩大主存储器容量,又扩大CPU中通用寄存器的数量
考题
在主存储器和CPU之间增设高速缓冲存储器Cache的目的是()。A、扩大主存储器的容量B、解决CPU与主存储器之间的速度匹配问题C、扩大CPU中通用寄存器的数量D、既扩大主存储器的容量又扩大CPU中通用寄存器的数量
考题
单选题主存储器和CPU之间增加Cache的目的是( )。A
解决CPU和主存之间的速度匹配问题B
扩大主存储器容量C
扩大CPU中通用寄存器的数量D
既扩大主存储器容量,又扩大CPU中通用寄存器的数量
考题
单选题在主存和CPU之间增加cache的目的是()。A
提高内存的可靠性B
解决CPU与内存之间的速度匹配问题C
增加内存容量,及加快存取速度D
增加内存容量
热门标签
最新试卷