网友您好, 请在下方输入框内输入要搜索的题目:
题目内容
(请给出正确答案)
ATMEGA16的IO口中,端口A引脚0~3输出高电平、引脚4~7输出低电平,则相应的寄存器设置指令为:()
A.DDRA=0xFF; PORTA=0x0F;
B.DDRA=0x00; PORTA=0x0F;
C.DDRA=0xFF; PORTA=0xF0;
D.DDRA=0x0F; PORTA=0x0F;
参考答案和解析
23
更多 “ATMEGA16的IO口中,端口A引脚0~3输出高电平、引脚4~7输出低电平,则相应的寄存器设置指令为:()A.DDRA=0xFF; PORTA=0x0F;B.DDRA=0x00; PORTA=0x0F;C.DDRA=0xFF; PORTA=0xF0;D.DDRA=0x0F; PORTA=0x0F;” 相关考题
考题
8086微处理器在最小模式下执行输出操作时,下列哪一个选项所描述的状态是正确的?______A.RD低电平,WR高电平,M/IO高电平B.RD高电平,WR低电平,M/IO高电平C.RD低电平,WR高电平,M/IO低电平D.RD高电平,WR低电平,M/IO低电平
考题
8086微处理器在最小模式下执行输出操作叫,下列( )所描述的状态是正确的。A.RD低电平,WR高电平,M/IO高电平B.RD高电平,WR低电平,M/lO高电平C.RD低电子,WR高电平,M/IO低电平D.RD高电平,WR低电平,M/IO低电平
考题
8086微处理器在最小模式下执行输出操作时,下列( )所描述的状态是正确的。A.RD低电平,WR高电平,M/IO高电平B.RD高屯子,WR低电平,M/IO高电平C.RD低电子,WR高电平,M/IO低电平D.RD高电平,WR低电平,M/IO低电平
考题
8086执行OUTDX,AL指令时其引脚()。A、M/IO输出高电平、WR输出高电平B、M/iO输出低电平,RD输出低电平C、M/IO输出低电平、WR输出低电平D、M/IO输出高电平、RD输出高电平
考题
P0的低8位为输出脚。欲使其低4位输出高电平,则应该()A、设置IO0SET为0xF0,设置IO0CLR为0x0FB、设置IO0SET为0xF0,设置IO0CLR为0xF0C、设置IO0SET为0x0F,设置IO0CLR为0xF0D、设置IO0SET为0x0F,设置IO0CLR为0x0F
考题
使用74138译码时,应()连接才能正常译码?A、G1、AG2、BG2引脚连接高电平B、G1、AG2、BG2引脚连接低电平C、G1引脚连接高电平,AG2、BG2引脚连接低电平D、G1引脚连接低电平,AG2、BG2引脚连接高电平
考题
EXTPOLAR2位被设置为1,则()A、引脚EINT1输入信号高电平或上升沿有效B、引脚EINT2输入信号高电平或上升沿有效C、引脚EINT3输入信号高电平或上升沿有效D、引脚EINT0输入信号高电平或上升沿有效
考题
单选题供电电压相同时,CMOS电路与TTL电路输出的高电平与低电平的情况为()A
CMOS的输出高电平比TTL的输出高电平高,低电平比TTL输出的低电平低B
CMOS的输出高电平比TTL的输出高电平高,低电平比TTL输出的低电平高C
CMOS的输出高电平比TTL的输出高电平低,低电平比TTL输出的低电平低D
CMOS的输出高电平比TTL的输出高电平低,低电平比TTL输出的低电平高
考题
填空题8086的M/IO引脚是()总线中的一条。该引脚为低电平是对()进行操作
热门标签
最新试卷