网友您好, 请在下方输入框内输入要搜索的题目:

题目内容 (请给出正确答案)

STM32的DMA 控制器有 个通道,每个通道专门用来管理来自于一个或多个外设对存储器访问的请求。

A.4

B.7

C.9

D.8


参考答案和解析
B
更多 “STM32的DMA 控制器有 个通道,每个通道专门用来管理来自于一个或多个外设对存储器访问的请求。A.4B.7C.9D.8” 相关考题
考题 下面关于8237可编程DMA控制器的叙述中,错误的是A.8237中4个通道的方式寄存器共用一个端口地址 B.8237每个通道在每次DMA传输后,其当前字节计数器的值可通过编程设置成自动加1或减1 C.8237每个通道有单字节传输方式 数据快传方式 请求传送方式和联传输方式D.8237在固定优先级情况下,DRDQ0优先级最高,DREQ3优先级最底

考题 下面关于8237DMA控制器的叙述中,正确的是A.8237各个DMA通道的每次DMA操作只能传输一个字节B.8237内部白长当前地址寄存器的值在每次传输后自动加1或减1C.8237不能通过软件编程屏蔽其DMA请求D.8237各个DMA通道的请求优先级是固定的

考题 下面关于8237可编程DMA控制器的叙述中,错误的是A.8237有4个DMA通道B.8237的数据线为16位C.每个通道有硬件DMA请求和软件DMA请求两种方式D.每个通道在每次DMA传输后,其当前地址寄存器的值自动加1或减1

考题 (35)下面关于8237DMA控制器的叙述中,正确的是A)8237 各个DMA 通道的每次DMA 操作只能传输一个字节B)8237 内部白长当前地址寄存器的值在每次传输后自动加1 或减1C)8237 不能通过软件编程屏蔽其 DMA 请求D)8237各个DMA通道的请求优先级是固定的

考题 下面是关于8237可编程DMA控制器的叙述,其中错误的是A.8237有一个四通道共用的DMA屏蔽寄存器和一个多通道屏蔽寄存器B.8237的数据线是16位的C.每个通道的DMA请求方式可设置为硬件方式或软件方式D.每个通道在每次DMA传输后,其当前地址寄存器的值自动加1或减1

考题 下而关于8237可编程DMA控制器的叙述中,错误的是______。A.8237每个通道的基地址寄存器和基本字节计数器都是16位的,因此,8237的数据线也是16位的B.8237有一个4个通道共用的DMA屏蔽寄存器和一个多通道屏蔽寄存器C.8237每个通道有两种DMA请求方式:硬件DMA请求方式和软件DMA请求方式D.8237每个通道在每次DMA传输后,其当前地址寄存器的值可通过编程设置成自动加1或减1

考题 8237 DMA控制器工作在优先级循环方式时,某通道的DMA请求被响应后,随即降为最低级。比如,某次DMA传输前4个通道的优先级顺序为2-3-0-1,那么在通道2进行一次传输之后,优先级顺序变为 。

考题 8237DMA控制器可以控制4个通道的请求转换,用于选择通道的寄存器是8237中的______寄存器。A.控制B.模式C.状态D.请求

考题 若两片8237A(DMA控制器)工作在级联方式且按下图连接,每个8237A优先级均固定不变,则连接到8237A的DMA请求引脚上的通道2、通道3、通道5、通道 6的请求信号,其优先级从高到低的顺序是A.通道6、通道5、通道3、通道2B.通道5、通道6、通道2、通道3C.通道2、通道3、通道5、通道6、D.通道3、通道2、通道6、通道5

考题 下面是关于8237可编程m4A控制器的叙述,其中错误的是______。A.8237的数据线为16位B.8237有4个DMA通道C.每个通道在每次DMA传输后,其当前地址寄存器的值自动加1或减1D.每个通道有硬件DMA请求和软件DMA请求两种方式

考题 下面关于8237可编程DMA控制器的叙述中,错误的是______。A.8237有一个4个通道共用的DMA屏蔽寄存器和一个多通道屏蔽寄存器B.8237每个通道的基地址寄存器和基本字节计数器都是16位的,因此,8237的数据线也是16位的C.8237每个通道有两种DMA请求方式:硬件DMA请求方式和软件DMA请求方式D.8237每个通道在每次DMA传输后,其当前地址寄存器的值可通过编程设置成自动加1或减1

考题 下面一段叙述中,有Ⅰ~Ⅳ共4个空缺: 8237接收到通道请求(Ⅰ)信号后,向CPU发出DMA请求信号(Ⅱ),CPU接收到该信号后,在当前总线周期结束之后让出总线,并使总线允许信号(Ⅲ)有效:当 8237获得CPU送来的该信号后,便产生(Ⅳ)信号送到相应的外设喘口,表示DMA控制器响应外设的DMA请求,从而进入DMA服务过程。关于填写Ⅰ~Ⅳ的选项中,正确的是( )。A.Ⅰ~Ⅳ分别为DREQ、DACK、HRQ、HLDAB.Ⅰ~Ⅳ分别为DREQ、HLDA、DACK、HRQC.Ⅰ~Ⅳ分别为HRQ、DREQ、DACK、HLDAD.Ⅰ~Ⅳ分别为DREQ、HRQ、HLDA、DACK

考题 下面关于8237可编程DMA控制器的叙述中,错误的是( )。A.两个8237级联可以得到8个DMA通道B.8237的数据线为8位C.每个通道有硬件DMA请求和软件DMA请求两种方式D.每个通道在每次DMA传输后,其当前地址寄存器的值自动加1或减1

考题 采用DMA 方式在PC机的存储器与外设之间传送数据时,数据的传送需要经过( )。A.DMA 通道B.控制总线C.数据总线D.外部总线

考题 下面关于DMA控制器8237的叙述中,错误的是A.8237各通道的DMA请求优先级是固定的:通道0优先级最高,通道3最低B.外设需DMA服务时通过DREQ0~DREQ3向8237发请求信号C.8237的总线请求信号HRQ用于请求总线D.8237在接管总线后,其数据线DB7~DB0输出要访问的存储单元的高8位地址(A15~A8)

考题 以下关于直接存储器访问(DMA)的叙述中,错误的是( )。A.DMA是一种快速传递大数据的技术 B.DMA将传输的数据从一个地址空间复制到另一个地址空间 C.DMA数据传送过程中,由CPU和DMA控制器共同控制 D.在DMA控制器控制下,主存和外设之间直接交换数据

考题 STM32中,1个DMA请求占用至少()个周期的CPU访问系统总线时间。A、1B、2C、3D、4

考题 所谓DMA,是指外设同内存之间相互传送数据的通道;利用DMA通道直接将数据写入存储器或将数据从存储器中读出。目前的微机系统一般配备了()个DMA通道。A、2B、4C、8D、16

考题 采用DMA方式在PC机的存储器与外设之间传送数据时,数据的传送需经过。()A、系统总线B、DMA通道C、控制总线D、外部总线

考题 在直接存储器存取方式中,控制外设和存储器之间数据传输的器件是()A、CPUB、中断控制器C、外设D、DMA控制器

考题 在STM32中,只有在规则通道的转换结束时才产生DMA请求,并将转换的数据从()传输到用户指定的目的地址。

考题 DMA控制器8237A有()个独立的通道,每个通道均有()寻址和计数的能力。

考题 为了匹配外设与CPU之间的速度,为了减少中断次数及CPU中断处理时间,同时也为了解决DMA或通道方式的瓶颈问题,在设备管理中引入了()。A、虚拟存储器B、缓冲器C、外存储器

考题 在下面有关DMA概念的叙述中,正确的是()。A、当CPU在执行指令时,CPU与DMA控制器同时提出了对主存访问的要求,这是应首先满足CPU的要求,以免指令执行发生错误,而DMA传送数据是可等待的B、DMA周期挪用方式是在CPU访问存储器总线周期结束时,插入一个DMA访问周期。在此期间,CPU等待或执行不需要访问内存的操作C、因为DMA传送是在DMA控制器控制下内存与外设直接数据传送,因此在这种方式中,始终不需要CPU干预D、CPU在接到DMA请求后,必须尽快地在一条指令执行后予以响应

考题 简述在微机系统中,DMA控制器从外设提出请求到外设直接将数据传送到存储器的工作过程。

考题 在讲到计算机主板是,有一个DMA技术,它的中文意思是()。A、快速通道技术B、存储器直接访问C、内存地址转换D、快速存储缓存

考题 为了匹配外设与CPU之间的速度,为了减少中断次数及CPU中断处理时间,同时也为了DMA或通道方式的瓶颈问题,在设备管理中引入了()。A、虚拟存储器B、缓冲器C、外存储器D、以上均不对

考题 单选题在下面有关DMA概念的叙述中,正确的是()。A 当CPU在执行指令时,CPU与DMA控制器同时提出了对主存访问的要求,这是应首先满足CPU的要求,以免指令执行发生错误,而DMA传送数据是可等待的B DMA周期挪用方式是在CPU访问存储器总线周期结束时,插入一个DMA访问周期。在此期间,CPU等待或执行不需要访问内存的操作C 因为DMA传送是在DMA控制器控制下内存与外设直接数据传送,因此在这种方式中,始终不需要CPU干预D CPU在接到DMA请求后,必须尽快地在一条指令执行后予以响应