网友您好, 请在下方输入框内输入要搜索的题目:

题目内容 (请给出正确答案)
单选题
对于(Hyundai)PC-100 SDRAM,它的芯片上所刻的-10代表了其运行的时钟周期为()ns。
A

0.1

B

0.01

C

1

D

10


参考答案

参考解析
解析: 暂无解析
更多 “单选题对于(Hyundai)PC-100 SDRAM,它的芯片上所刻的-10代表了其运行的时钟周期为()ns。A 0.1B 0.01C 1D 10” 相关考题
考题 下面四种PC机使用的DRAM内存条中,速度最快的是:A.存储器总线时钟频率为100MHz的SDRAM内存条B.存储器总线时钟频率为133MHz的SDRAM内存条C.存储器总线时钟频率为100MHz的DDR SDRAM内存条D.存储器总线时钟频率为133MHz的DDR SDRAM内存条

考题 假设某CPU的时钟周期为5ns,所访问的主存的存取周期为60ns,为了正确读出主存中的指令和数据,还需在总线周期中插入两个等待状态,则此CPU的总线周期应该为( )。A.10nsB.20nsC.40nsD.50ns

考题 假设某微处理器的主振频率为20MHz,两个时钟周期组成一个机器周期,平均4个机器周期可以完成一条指令,则其时钟周期为(12)ns ,平均运算速度为(13)MIPS。如果主振频率只有10MHz,则时钟周期为(14)ns,平均运算速度为(15)MIPS。若主振频率保持不变,而执行一条指令平均只需要两个机器周期,则平均运算速度可提高到(16)MIPS。A.1.25B.2.5C.5D.10E.25

考题 假设某CPU的一个总线周期为50ns,时钟周期为、2ns,所访问的主存的存取速度为60ns,为了正确读出内存中的指令和数据,须在总线周期中插入的等待状态个数是( )。A.20个B.10个C.5个D.1个

考题 假设微处理器的主频为50MHz,两个时钟周期组成一个机器周期,平均三个机器周期完成一条指令,则它的机器周期是(6)ns,平均运算速度约为(7)MIPS。A.20B.40C.60D.100

考题 假设微处理器的主振频率为50MHz,两个时钟周期组成一个机器周期,平均三个机器周期完成一条指令,则它的机器周期为(15)ns,平均运算速度近似为(16)MIPS。A.10B.20C.40D.100

考题 某CPU的时钟频率为2.OGHz,其时争;信号周期为 (20) ns。A.2.0B.1.0C.0.5D.0.25

考题 1999年后出现了性能更优越的存储器DDR SDRAM和RDRAM。下面关于DDR SDRAM和RDRAM的叙述中,正确的是( )。A.RDRAM和DDR SDRAM一样都是宽通道系统,它们的数据通道和处理器总线的数据通道一样宽,但RDRAM的速度要比DDR SDRAM高B.由于RDRAM的性能优于DDR SDRAM的性能,因此DDR SDRAM一直没能得到Intel公司的芯片组的支持C.从目前来看,DDR SDRAM的性能价格比优于RDRAMD.在相同的存储器总线时钟频率下,DDR SDRAM和SDRAM的数据传输率是相同的

考题 目前大多数的SDRAM芯片的存取时间为()ns. A.5B.6C.7D.8E.9F.10

考题 DDR SDRAM每个时钟周期内只能通过总线传输()次数据。而DDRII SDRAM则可以传送()次数据。 A.2,6B.4,6C.2,4D.4,8

考题 某CPU的时钟频率为2.0GHz,其时钟信号周期为( )ns。A.2.0 B.1.0 C.0.5 D.0.25

考题 某机主频为50MHZ,两个时钟周期组成一个机器周期,它的机器周期是()。A.10ns B.20ns C.40ns D.100ns

考题 ()设置项的作用是设置SDRAM行选通到列选通的延迟时间(以时钟周期T为单位)A、CASB、RASC、SDRAMD、SnoopAhead

考题 目前大多数的SDRAM芯片的存取时间为()ns.A、5B、6C、7D、8E、9F、10

考题 假设同一套指令集用不同的方法设计了两种机器M1和M2。机器M1的时钟周期为0.8ns,机器M2的时钟周期为1.2ns。某个程序P在机器M1上运行时的CPI为4,在M2上的CPI为2。对于程序P来说,哪台机器的执行速度更快?快多少?

考题 BIOS是系统主板上的一块()芯片。A、EPROMB、EEPRAMC、RAMD、SDRAM

考题 微处理器芯片的时钟频率即(),它决定了CPU的处理速度。

考题 若CPU的主时钟频率为10MHz,则一个基本的总线周期为()。A、100nsB、200nsC、400nsD、800ns

考题 在8086/8088中,一个最基本的总线周期由4个时钟周期组成,假设8086的主频为10MHz,则一个时钟周期是()。A、100nsB、200nsC、250nsD、400ns

考题 假设同一套指令集用不同的方法设计了PCA和PCB,PCA和PCB的时钟周期分别为1.2ns,2ns。某个程序在A上运行的CPI为2,在B上运行的CPI为1,则对于该程序来说,PCA和PCB速度比例为()A、1:2B、2:1C、6:5D、5:6

考题 主板上有一块时钟发生器(也即时钟芯片),它一般时与主板上的另外一块芯片()配合在一起工作。

考题 对于(Hyundai)PC-100 SDRAM,它的芯片上所刻的-10代表了其运行的时钟周期为()ns。A、0.1B、0.01C、1D、10

考题 多选题目前大多数的SDRAM芯片的存取时间为()ns.A5B6C7D8E9F10

考题 填空题主板上有一块时钟发生器(也即时钟芯片),它一般时与主板上的另外一块芯片()配合在一起工作。

考题 单选题DDR SDRAM每个时钟周期内只能通过总线传输()次数据。而DDRII SDRAM则可以传送()次数据。A 2,6B 4,6C 2,4D 4,8

考题 单选题假设同一套指令集用不同的方法设计了PCA和PCB,PCA和PCB的时钟周期分别为1.2ns,2ns。某个程序在A上运行的CPI为2,在B上运行的CPI为1,则对于该程序来说,PCA和PCB速度比例为()A 1:2B 2:1C 6:5D 5:6

考题 问答题假设同一套指令集用不同的方法设计了两种机器M1和M2。机器M1的时钟周期为0.8ns,机器M2的时钟周期为1.2ns。某个程序P在机器M1上运行时的CPI为4,在M2上的CPI为2。对于程序P来说,哪台机器的执行速度更快?快多少?