网友您好, 请在下方输入框内输入要搜索的题目:

题目内容 (请给出正确答案)

下列哪些Verilog的基本门级元件是多输出()

  • A、nand
  • B、nor
  • C、and
  • D、not

参考答案

更多 “下列哪些Verilog的基本门级元件是多输出()A、nandB、norC、andD、not” 相关考题
考题 监视元件接通状态,即操作元件由OFF-ON状态产生一个扫描周期接通脉冲,应该使用()指令。 A、LDFB、LDPC、ANDD、OR

考题 下列元件中输出端可以呈高阻状态的是? A、传输门B、与非门C、或非门D、开漏输出门

考题 逻辑运算符的优先级比较,正确的是( )。A.NOT>AND>ORB.AND>NOT>ORC.NOT>OR>ANDD.OR>AND>NOT

考题 当a、b两孔同时有气信号时,s口才有信号输出的逻辑元件是()。A.与门B.禁门C.或门

考题 下列哪项不是正弦电路的基本元件?( )A、电阻元件B、电感元件C、电容元件D、发光二级管

考题 Verilog没有内置开关级原语。() 此题为判断题(对,错)。

考题 Verilog HDL可以从算法级,门级到开关级的多种抽象设计层次的数字系统建模。() 此题为判断题(对,错)。

考题 Verilog程序的基本设计单元是“模块”( module)。() 此题为判断题(对,错)。

考题 下列函数中哪些属于文本函数() A.CLEANB.CODEC.ANDD.ERROR.TYPE

考题 Verilog的基本设计单元是模块。它是由两部分组成,一部分描述();另一部分描述逻辑功能,即定义输入是如何影响输出的。

考题 当a、b两孔同时有气信号时,s口才有信号输出的逻辑元件是();当a或b任一孔有气信号,s口就有输出的逻辑元件是或门。A、与门B、禁门C、三门

考题 信号报警和联锁保护系统的基本组成部分是()。A、检测元件、发信元件、执行元件B、输出元件、中间元件、执行元件C、发信元件、逻辑元件、执行元件D、继电器、信号灯、电磁阀

考题 以下哪个英文代表硬盘?()A、NANDB、NDANC、DNAND、NNDA

考题 以下哪个SQL关键字可以指定在SQL查询的输出中用别名替代列名?()A、ASB、ORC、ANDD、SUBSTITUTE

考题 Verilog语言与C语言的区别,不正确的描述是()A、Verilog语言可实现并行计算,C语言只是串行计算;B、Verilog语言可以描述电路结构,C语言仅仅描述算法;C、Verilog语言源于C语言,包括它的逻辑和延迟;D、Verilog语言可以编写测试向量进行仿真和测试。

考题 Verilog连线类型的驱动强度说明被省略时,则默认的输出驱动强度为()A、supplyB、strongC、pullD、weak

考题 下列各种门电路中哪些可以将输出端并联使用(输入端的状态不一定相同)()。A、具有推拉式输出级的TTL电路B、TTL电路的OC门C、TTL电路的三态输出门D、普通的CMOS门

考题 桥式整流电路与半波整流电路比较,其特点是:电路()A、使用元件少,输出电压波形脉动小B、使用元件少,输出电压波形脉动大C、使用元件多,输出电压波形脉动小D、使用元件多,输出电压波形脉动大

考题 半波整流电路与桥式整流电路比较,其特点是:电路简单,()A、使用元件少,输出电压波形脉动小B、使用元件少,输出电压波形脉动大C、使用元件多,输出电压波形脉动小D、使用元件多,输出电压波形脉动大

考题 气缸是执行机构的基本元件,承担()输出力矩或转距.

考题 CBM逻辑运算符的优先级为()。A、AND>OR>NOTB、NOT>AND>ORC、NOT>OR>ANDD、OR>AND>NOT

考题 当a、b两孔同时有气信号时,s口才有信号输出的逻辑元件是();当a或b任一孔有气信号,s口就有输出的逻辑元件是或门。A、与门B、禁门C、或门D、三门

考题 在Where条件中,可以使用下列哪些关键字?()A、BETWEEN……AND……B、=C、ANDD、NOT

考题 下列不属于造成霍尔元件不等位电势的原因是()。A、元件输出极焊接不对称B、元件的厚薄不均匀C、元件两个输出极接触不良D、通过元件的磁场方向改变

考题 直流系统第一级(最上级)保护元件是()。A、充电装置输出熔丝B、蓄电池总熔丝C、馈线屏输出总熔丝D、馈线上定值最大的保护元件

考题 单选题下列各种门电路中哪些可以将输出端并联使用(输入端的状态不一定相同)()。A 具有推拉式输出级的TTL电路B TTL电路的OC门C TTL电路的三态输出门D 普通的CMOS门

考题 多选题以下关于设计抽象度的描述中,哪些是正确的()。A算法级描述决定系统的实施方式(体系结构、算法)B门级描述是基于基本元件(AND/OR/NOT/FF等)的电路设计C门级描述决定硬件的处理方式(数据电路与控制电路)DRTL描述包括时钟级的时序设计