网友您好, 请在下方输入框内输入要搜索的题目:
题目内容
(请给出正确答案)
时钟周期为T,触发器D1的建立时间最大为T1max,最小为T1min。组合逻辑电路最大延迟为T2max,最小为T2min。问,触发器D2的建立时间T3和保持时间应满足什么条件。(华为)
参考答案
更多 “ 时钟周期为T,触发器D1的建立时间最大为T1max,最小为T1min。组合逻辑电路最大延迟为T2max,最小为T2min。问,触发器D2的建立时间T3和保持时间应满足什么条件。(华为) ” 相关考题
考题
在双代号网络计划中,节点的最早时间计算是()。A、以该节点为完成节点的工作的最早完成时间的最大值B、以该节点为完成节点的工作的最早完成时间最小值C、以该节点为开始节点的工作的最迟开始时间的最大值D、以该节点为开始节点的工作的最迟完成时间的最小值
考题
基本RS触发器与时钟同步的RS触发器的主要区别在于()A、当RS为不同取值组合时,它们触发的结果不同;B、基本RS触发器有不定状态,而时钟同步RS触发器没有不定状态;C、基本RS触发器的触发不需时钟的配合,而时钟同步RS触发器需要时钟的配合。
考题
单选题下列有关处理器时钟脉冲信号的叙述中,错误的是( )。A
时钟脉冲信号由机器脉冲源发出的脉冲信号经整形和分频后形成B
时钟脉冲信号的宽度称为时钟周期,时钟周期的倒数为机器主频C
时钟周期以相邻状态单元间组合逻辑电路的最大延迟为基准确定D
处理器总是在每来一个时钟脉冲信号时就开始执行一条新的指令
考题
问答题时钟周期为T,触发器D1的建立时间最大为T1max,最小为T1min。组合逻辑电路最大延迟为T2max,最小为T2min。问,触发器D2的建立时间T3和保持时间T4应满足什么条件?
考题
单选题两个连续的同类型运算之间需要的最小时钟周期数称为()。A
间隙B
发射时间C
延迟D
开销
热门标签
最新试卷