网友您好, 请在下方输入框内输入要搜索的题目:

题目内容 (请给出正确答案)

所学MCU芯片每个引脚均有一个引脚控制寄存器,该寄存器的第10-8位(MUX字段)的功能是()

A.引脚复用

B.中断配置

C.中断状态标志

D.上拉或下拉使能


参考答案和解析
A
更多 “所学MCU芯片每个引脚均有一个引脚控制寄存器,该寄存器的第10-8位(MUX字段)的功能是()A.引脚复用B.中断配置C.中断状态标志D.上拉或下拉使能” 相关考题
考题 控制引脚P3.25应该访问哪一个引脚功能选择寄存器:() A、PINSEL0B、PINSEL1C、PINSEL2D、PINSEL7

考题 说明2164芯片各引脚的功能。

考题 串行口工作在方式0时,作同步移位寄存器使用,此时串行数据输入输出端为()A.RXD引脚B.TXD引脚C.T0引脚D.T1引脚

考题 当引脚功能选择寄存器PINSEL0的1:0位为01表示:()。 A.P 0.0引脚定义为GPIOP 0.0B.P 0.0引脚定义为RD1C.P 0.0引脚定义为TXD3D.P 0.0引脚定义SDA1

考题 GPIO模块中要屏蔽某些引脚的功能,要访问下列哪一个寄存器:()。 A.FIODIRB.FIOCLRC.FIOSETD.FIOMASK

考题 控制引脚P 1.16应该访问哪一个引脚功能选择寄存器:()。 A.PINSEL0B.PINSEL1C.PINSEL2D.PINSEL3

考题 在LPC1768微控制器中读取外部引脚状态的寄存器是:()。 A.FIODIRB.FIOPINC.FIOSETD.PINSEL1

考题 PXA270芯片,GPIO寄存器中,其中决定引脚是否为普通GPIO的寄存器是()。A.GPDRB.GPSRC.GFERD.GAFR

考题 基于嵌入式WEB的应用系统中,构件设计阶段需要设计支持以太网通信的电路,包括以太网控制电路及以太网____【39】___电路。若选用的以太网控制芯片为AX88796芯片,并用S3C2410芯片的nGCS2引脚连接到AX88796芯片的片选引脚上(即CS引脚上,CS低电平有效),那么,AX88796芯片内部寄存器的读/写地址,其首地址是___【40】____。

考题 下面关于S3C2410嵌入式微处理器芯片RTC的叙述中,错误的是()。A.实时钟模块RTC采用单独的供电引脚和单独的时钟源B.RTC内部的年(YEAR)、月(MON)、日(DAY)数据寄存器中的数据以BCD码表示C.RTC 内部的寄存器读写有一个使能位,在访问RTC 寄存器之前需要先使这个使能位置位,这是为了保护系统的实时时钟不被误写D.RTC内部的寄存器能以8位、16位或32位的方式访问

考题 标志寄存器PSW中控制CPU的INTR引脚的标志位是。()A.TF B.DF C.IF D.ZF

考题 下面关于S3C2410嵌入式微处理器芯片RTC的叙述中,错误的是()。A、实时钟模块RTC采用单独的供电引脚和单独的时钟源B、RTC内部的年(YEAR)、月(MON)、日(DAY)数据寄存器中的数据以BCD码表示C、RTC内部的寄存器读写有一个使能位,在访问RTC寄存器之前需要先使这个使能位置位,这是为了保护系统的实时时钟不被误写D、RTC内部的寄存器能以8位、16位或32位的方式访问

考题 某512×8位RAM芯片采用一位读/写线控制读写,该芯片的引脚至少有()。A、17条B、19条C、21条D、522条

考题 下面是关于S3C2410的GPIO端口的叙述,其中错误的是()。A、S3C2410有GPA、GPB、GPC、GPD、GPE、GPF、GPG和GPH这8个GPIO端口,它们都是双功能的I/O端口B、与S3C2410某个GPIO端口对应的控制寄存器决定该端口引脚的功能C、与S3C2410某个GPIO端口对应的数据寄存器存放该端口输入的数据或输出的数据D、与S3C2410某个GPIO端口对应的上拉寄存器决定该端口引脚是否要被内部上拉

考题 嵌入式系统外部总线宽度的确定由()A、全由芯片引脚确定B、全由内部寄存器软件设定C、仅Ngcso(第0区)区域由芯片引脚确定

考题 某RAM芯片的存储容量为1024×8位,该芯片的外部引脚应有几条地址线?几条数据线?若已知某RAM芯片引脚中有13条地址线,8条数据线,那么该芯片的存储容量是多少?

考题 8255芯片工作在方式1输出是,需要端口C有3个控制引脚,这3个控制引脚的功能是什么?

考题 已知一个SRAM芯片的容量为8K×8b,该芯片有一个片选信号引脚和一个读/写控制引脚,问该芯片至少有多少个引脚?地址线多少条?数据线多少条? 

考题 当8253-5引脚CSAlAs为()选择控制寄存器,BIOS使用地址为()。

考题 PDIP封装的AT89S52芯片有()个引脚,第()引脚为电源正(+5V);第()引脚为电源地(GND)。

考题 若引脚EINT1输入中断请求,会使()A、中断标志寄存器EXTINT的第1位清0B、中断标志寄存器EXTINT的第1位置1C、中断标志寄存器EXTINT的第0位清0D、中断标志寄存器EXTINT的第0位置1

考题 T0和T1两引脚也可作为外部中断输入引脚,这时TMOD寄存器中的C/位应当为()。

考题 单选题某容量为256M的存储器,由若干4M*8位的DRAM芯片构成,该DRAM芯片的地址引脚和数据引脚总数是:()A 19B 22C 30D 36

考题 填空题当8253-5引脚CSAlAs为()选择控制寄存器,BIOS使用地址为()。

考题 问答题已知一个SRAM芯片的容量力8K×8,该芯片有一个片选信号引脚和一个读/写控制引脚,问该芯片至少有多少个引脚?地址线多少条?数据线多少条?还有什么信号线?

考题 单选题有一静态RAM芯片,其地址引脚有10根,数据引脚4根,该芯片的容量是( )A 1K×4位B 512×8位C 10×4位D 1K×8位

考题 问答题已知一个SRAM芯片的容量为8K×8b,该芯片有一个片选信号引脚和一个读/写控制引脚,问该芯片至少有多少个引脚?地址线多少条?数据线多少条?

考题 单选题嵌入式系统外部总线宽度的确定由()A 全由芯片引脚确定B 全由内部寄存器软件设定C 仅Ngcso(第0区)区域由芯片引脚确定