网友您好, 请在下方输入框内输入要搜索的题目:
题目内容
(请给出正确答案)
单选题
高速缓冲存储器(Cache)的功能是提高CPU数据传入传出的速率,突破所谓的(),即CPU与存储系统之间数据传送带宽限制。
A
冯•诺依曼瓶颈
B
电光转换瓶颈
C
光电转换瓶颈
D
网络传输瓶颈
参考答案
参考解析
解析:
暂无解析
更多 “单选题高速缓冲存储器(Cache)的功能是提高CPU数据传入传出的速率,突破所谓的(),即CPU与存储系统之间数据传送带宽限制。A 冯•诺依曼瓶颈B 电光转换瓶颈C 光电转换瓶颈D 网络传输瓶颈” 相关考题
考题
高速缓冲存储器 Cache是位于CPU和主存DRAM之间规模或容量较小但速度很快的存储器。下面是关于Cache的叙述,其中错误的是( )。A.PC中采用的Cache方案兼顾了SRAM的高速特性和DRAM的低成本特性,即达到了即降低成本又提高系统性能的目的B.CPU访问Cache“命中”时,由于Cache的速度与CPU相当,因此CPU就能在零等待状态下迅速地完成数据的读写,而不必插入等待状态C.CPU访问CaChe“未命中”时,信息需从主存(DRAM)传送到CPU,这时CPU要插入等待状态D.L1 Cache的工作频率和CPU的工作频率相等,L2 Cache的工作频率越来越高,但不可能等于CPU的工作频率
考题
高速缓冲存储器Cache是位于CPU和主存DRAM之间规模或容量较小但速度很快的存储器。下面是关于Cache的叙述,其中错误的是( )。A.PC中采用的Cache方案兼顾了SRAM的高速特性和DRAM的低成本特性,即,达到了即降低成本又提高系统性能的目的B.CPU访问Cache“命中”时,由于Cache的速度与CPU相当,因此CPU就能在零等待状态下迅速地完成数据的读写,而不必插入等待状态C.CPU访问CaChe“未命中”时,信息需从主存(DRAM)传送到CPU,这时CPU要插入等待状态D.L1 Cache的工作频率和CPU的工作频率相等,L2 Cache的工作频率越来越高,但不可能等于CPU的工作频率
考题
在cpu内外常需设置多级高速缓存cache,主要目的是( )。
A.扩大主存的存储容量
B.提高cpu访问主存数据或指令的效率
C.扩大存储系统的容量
D.提高cpu访问外存储器的速度
考题
下面关于Cache的叙述,错误的是()A、高速缓冲存储器简称CacheB、Cache处于主存与CPU之间C、程序访问的局部性为Cache的引入提供了理论依据D、Cache的速度远比CPU的速度慢
考题
以下关于cache的阐述中,()是不对的。A、CPU存取cache中的数据较快B、cache封装到CPU芯片内C、cache是介于CPU和硬盘驱动器之间的存储器D、cache是介于CPU和内存之间的高速存储器
考题
在一个多主STD总线系统中,使用邮箱通信法,可以实现各个多主CPU模板间的信息传送,所谓“邮箱”是指()A、各CPU芯片内部的RAMB、高速缓冲存储器(CACHE)C、各多主CPU模板上的SDRAMD、系统存储器
考题
关于高速缓冲存储器cache的描述,不正确的是()A、cache-是介于cPu和内存之间的一种可高速存取信息的芯片B、cache越大,效率越高C、cache用于解决cPu和RAM之问速度冲突问题D、存放在cache中的数据使用时存在命中率的问题
考题
Pentium 4处理器中的cache是用SRAM组成的一种高速缓冲存储器,其作用是()。A、发挥CPU的高速性能B、扩大主存储器的容量C、提高数据存取的安全性D、提高与外部设备交换数据的速度
考题
关于计算机Cache功能的叙述中,()是不对的。A、“Cache是介于CPU和硬盘驱动器之间的存储器”B、“CPU存取Cache中的数据速度较快”C、“Cache的容量达到一定数量后,速度的提高就不显著了”D、“Cache缓冲存储器是一种SRAM静态存储器”
考题
单选题关于计算机Cache功能的叙述中,()是不对的。A
“Cache是介于CPU和硬盘驱动器之间的存储器”B
“CPU存取Cache中的数据速度较快”C
“Cache的容量达到一定数量后,速度的提高就不显著了”D
“Cache缓冲存储器是一种SRAM静态存储器”
考题
判断题Cache的功能是解决CPU与内存的数据传送问题。A
对B
错
热门标签
最新试卷