网友您好, 请在下方输入框内输入要搜索的题目:
题目内容
(请给出正确答案)
问答题
2114RAM(1024×4位)的存储器为64×64矩阵,它的地址输入线,行地址输入线,列地址输入线,输入/输出线各是多少条?每条列选择输出线同时接几位?
参考答案
参考解析
解析:
暂无解析
更多 “问答题2114RAM(1024×4位)的存储器为64×64矩阵,它的地址输入线,行地址输入线,列地址输入线,输入/输出线各是多少条?每条列选择输出线同时接几位?” 相关考题
考题
这是一种最简单、最经济的输入/输出方式。它只需要很少的硬件,因此大多数机器特别是在微、小型机中,常用程序查询方式来实现低速设备的输入/输出管理。 一个32K×32位的主存储器,其地址线和数据线的总和为(13)根。A.64B.47C.48D.36
考题
在现行PC机中,常用存储器地址线中的低10位作输入/输出口地址线。设某接口芯片内部有16个端口,该接口芯片的片选信号由地址译码器产生,则地址译码器的输入地址线一般应为( )。A.全部10位地址线B.其中的高8位地址线C.其中的高6位地址线D.其中的高4位地址线
考题
在现行PC机中,常用存储器地址线中的低10位作输入输出口地址线。设某接口芯片内部有16个端口,该接口芯片的片选信号由地址译码器产生,则地址译码器的输入地址线一般应为( )。A.其中的高8位地址线B.其中的高4位地址线,C.其中的高6位地址线D.以上都不对
考题
动态存储器芯片的正常访问周期为60us,其中,输入行地址和列地址分别需要20ns。如果行地址不变,只改变列地址,则可以节省输入行地址的时间。对于一个容量为64MB的芯片,全部存储单元都访问一遍至少需要(3)s。A.1.34B.2.68C.5.36D.3.16
考题
以下说法正确的是()。A.在公式中输入"=$A5+$A6"表示对A5和A6的列地址绝对引用B.在公式中输入"=$A5+$A6"表示对A5和A6的行、列地址相对引用C.在公式中输入"=$A5+$A6"表示对A5和A6的行、列地址绝对引用D.在公式中输入"=$A5+$A6"表示对A5和A6的行地址绝对引用
考题
有一微机系统,采用CPU的低10位地址线A0~A9作为输入输出口的地址线,系统中接口芯片内部有16个端口地址,该接口芯片的片选信号由地址译码器产生,则地址译码器的输入地址线一般应为()。A.A5~A9
B.A4~A9
C.A2~A9
D.A0~A9
考题
有一微机系统,采用CPU的低10位地址线A0~A9作为输入输出口的地址线,系统中接口芯片内部有16个端口地址,该接口芯片的片选信号由地址译码器产生,则地址译码器的输入地址线一般应为()。A、A5~A9B、A4~A9C、A2~A9D、A0~A9
考题
已知有16K×1的DRAM芯片,其引脚功能如下:地址输入A6~A0,行地址选择RAS,列地址选择CAS,数据输入端DIN,数据输出端DOUT,控制端WE。请用给定芯片构成256KB的存储器,采用奇偶校验。试问:若芯片内部采用128×128矩阵排列,求异步刷新时该存储器的刷新间隔。
考题
问答题已知有16K×1的DRAM芯片,其引脚功能如下:地址输入A6~A0,行地址选择RAS,列地址选择CAS,数据输入端DIN,数据输出端DOUT,控制端WE。请用给定芯片构成256KB的存储器,采用奇偶校验。试问:若芯片内部采用128×128矩阵排列,求异步刷新时该存储器的刷新间隔。
考题
问答题一个1K×8的存储芯片需要多少根地址线、数据输入线和输出线?
热门标签
最新试卷