网友您好, 请在下方输入框内输入要搜索的题目:

题目内容 (请给出正确答案)

DDRII内存是一个时钟周期内完成数据传输次数为()。

  • A、1
  • B、2
  • C、4
  • D、不能确定

参考答案

更多 “DDRII内存是一个时钟周期内完成数据传输次数为()。A、1B、2C、4D、不能确定” 相关考题
考题 总线的数据传输率可按公式Q=W×F/N计算,其中Q为总线数据传输率,W为总线数据宽度,F为总线时钟频率,N为完成一次数据传送所需要的总线时钟周期个数。若总线位宽为16位,总线时钟频率为8MHz,完成一次数据传送需2个总线时钟周期,则总线数据传输率Q为() A、16Mb/sB、8Mb/sC、16MB/sD、8MB/s

考题 (6)Pentium4 微处理器的 64 前端总线 FSB 在一个时钟周期内能完成 4 次数据传送。因而,当FSB的时钟频为1OOMHz 时,其数据传输速率为【6】GB/s。

考题 总线数据传输速率Q的一种计算方法是Q=W×F/N,其中W为总线数据宽度(总线位宽/8),F为总线工作频率,N为完成一次数据传输所需的总线时钟周期个数。若总线位宽为16位、总线工作频率为8MHz、完成一次数据传输需2个总线时钟周期,则Q为A.16MB/sB.16Mb/sC.8MB/sD.8Mb/s

考题 总线的数据传输速率可按公式Q=W×F/N计算,其中Q为总线数据传输率,W为总线数据宽度(总线位宽/8),F为总线工作频率,N为完成一次数据传送所需的总线时钟周期个数。若总线位宽为16位,总线工作频率为8MHz,完成一次数据传送需2个总线时钟周期,则总线数据传输速率Q为A.16Mb/sB.8Mb/sC.16MB/sD.8MB/s

考题 有些文献按下式给总线数据传输速率下定义:Q=W×F/N。式中Q为总线数据传输率;W为总线数据宽度(总线位宽/8);F为总线工作频率;N为完成一次数据传送所需的总线时钟周期个数。当总线位宽为16位,总线工作频率为8MHz,完成一次数据传送需2个总线时钟周期时,总线数据传输速率Q应为______。A.64MB/sB.8MB/sC.64MB/sD.8MB/s

考题 有些技术资料按公式Q=W×F/N计算总线的数据传输速率Q(其中,W为总线数据宽度 (总线位宽/8);F为总线工作频率;N为完成一次数据传送所需的总线时钟周期个数)。当总线位宽为16位,总线工作频率为8MHz,完成一次数据传送需2个总线时钟周期时,总线数据传输速率Q为______MB/s。

考题 若在一个总线时钟周期内完成一次数据传送,则总线带宽(采用MB/s单位时)可用公式计算:总线带宽=(总线位宽/X)×总线工作频率。式中,X=【 】,总线工作频率采用的单位是MHz。

考题 有些文献按下式定义总线数据传输速率 Q=WX+F/N 式中Q为总线数据传输率;W为总线数据宽度(总线位宽用):F为总线工作频率;N为完成一次数据传送所需的总线时钟周期个数。当总线位宽为16位,总线工作频率为8MHz,完成一次数据传送需2个总线时钟周期时,总线数据传输速率Q应为( )。A.16MB/sB.8MB/sC.16MB/sD.8MB/s

考题 下面是关于AGP总线的叙述,其中错误的是( )。A.APG 1×模式、2×模式和4×模式的基本时钟频率(基频)均为66MHz(实际为66.66MHz)B.APG 1×模式每个周期完成1次数据传送,2×模式每个周期完成2次数据传送,4×模式每个周期完成4次数据传送C.APG 1×模式的数据线为32位,2×模式的数据线为64位,4×模式的数据线为128位D.AGP图形卡可以将系统主内存映射为AGP内存从而可以直接访问系统主存

考题 在主存和CPU之间增加Cache的目的是(17)。在CPU执行一段程序的过程中,Cache的存取次数为2250次,由内存完成的存取次数为250次。若Cache的存取周期为6ns,内存的存取周期为24ns,则Cache的命中率为(18),CPU的平均访问时间为(19)ns。A.提高内存工作的可靠性B.扩展内存容量C.方便用户操作D.提高CPU数据传输速率

考题 用于平板电脑的内存是()。 A.Nand flashB.Mobile RAMC.DDRD.DDRII

考题 双通道内存技术最早应用于()内存中。 A.SDRAMB.RDRAMC.DDRD.DDRII

考题 DDRII内存的预取位数是()Bit。 A.2B.4C.6D.8

考题 并行数据传输技术可以在一个时钟周期内传输多个字节的数据,品德技术比并行技术完成这一任务() A.慢B.快

考题 DDRII内存拥有()个引脚。 A.169B.240C.184D.200

考题 DDR SDRAM每个时钟周期内只能通过总线传输()次数据。而DDRII SDRAM则可以传送()次数据。 A.2,6B.4,6C.2,4D.4,8

考题 DDR内存在一个时钟周期内完成数据传输次数为()。A、1B、2C、4D、不确定

考题 用于平板电脑的内存是()。A、Nand flashB、Mobile RAMC、DDRD、DDRII

考题 内存参数“台式机/DDRII/256M/DDR533/TinyBGA/CL=4“533MHz”是指()。A、内存的实际工作频率为533MHzB、内存的数据传率为533MB/sC、内存的数据传输率为533Mb/sD、内存的理想工作频率为533MHz

考题 DDR内存在一个时钟脉冲周期内,传输()次数据

考题 双通道内存技术最早应用于()内存中。A、SDRAMB、RDRAMC、DDRD、DDRII

考题 DDRII内存的预取位数是()Bit。A、2B、4C、6D、8

考题 并行数据传输技术可以在一个时钟周期内传输多个字节的数据,品德技术比并行技术完成这一任务()A、慢B、快

考题 填空题DDR内存在一个时钟脉冲周期内,传输()次数据

考题 单选题内存参数“台式机/DDRII/256M/DDR533/TinyBGA/CL=4”中“533”是指()。A 内存的实际工作频率为533MHzB 内存的数据传输率为533MB/sC 内存的数据传输率为533Mb/sD 内存的理想工作频率为533MHz

考题 单选题DDR SDRAM每个时钟周期内只能通过总线传输()次数据。而DDRII SDRAM则可以传送()次数据。A 2,6B 4,6C 2,4D 4,8

考题 单选题内存参数“台式机/DDRII/256M/DDR533/TinyBGA/CL=4“533MHz”是指()。A 内存的实际工作频率为533MHzB 内存的数据传率为533MB/sC 内存的数据传输率为533Mb/sD 内存的理想工作频率为533MHz