考题
全加器由半加器和与门构成。()
此题为判断题(对,错)。
考题
下列门电路中,哪些可以实现复合逻辑运算?( )A、与门B、与非门C、或门D、或非门
考题
用两个半加器及一个或门可以组合成全加器。()
考题
常见的门电路有()。
A.与门B.非门C.或门D.与非门E.或非门
考题
数字集成电路闲置输入端应接地或低电平的是()。A、与门和或门B、与门和与非门C、或门和或非门
考题
基本RS触发器可由下面()交叉耦合组成。A、与门B、与非门C、或非门D、或门
考题
由二极管与门电路的输出来控制的非门电路,叫做()电路。A、或非门B、与非门C、与门D、或门
考题
用高电平为输出有效的译码器实现组合逻辑电路时,还需要()。A、与非门B、或非门C、与门D、或门
考题
逻辑表达式Y=属于()电路。A、与门B、或门C、与非门D、或非门
考题
逻辑表达式Y=A、+B、属于()电路。A、与门B、或门C、与非门D、或非门
考题
逻辑运算电路,采用HTL()电路组成。A、或门B、与非门C、与门D、或非门
考题
()电路的逻辑表达式是Y=A+B。A、与门B、或门C、与非门D、或非门
考题
属基本逻辑门电路的有()。A、与门B、与非门C、或门D、或非门E、非门
考题
基本逻辑运算电路有三种,即为()电路。A、与非门B、与门C、非门D、或非门E、或门
考题
能实现“有0出1,全1出0”逻辑功能的是()。A、与门B、或门C、与非门D、或非门
考题
逻辑表达式Y=A+B属于()电路。A、与门B、或门C、与非门D、或非门
考题
对于负逻辑而言,某逻辑电路为与门,则对于正逻辑而言,该电路为()。A、与非门B、与门C、或非门D、或门
考题
与非门和或非门是将()连接在与门和或门之后,使输出信号相反。
考题
两输入逻辑门,当A、B都为0时,F才为1,是()A、或非门B、与非门C、或门D、与门
考题
两输入逻辑门,只有AB都输入“1”时,才能输出“0”的是()A、或非门B、与非门C、或门D、与门
考题
构成计数器的基本电路是()。A、或非门B、与非门C、触发器D、或门
考题
下列集成电路中不具有记忆功能的是()。A、与非门B、或非门C、与门D、触发器E、或门
考题
多选题常见的门电路有()A与门B非门C或门D与非门E或非门
考题
单选题数字集成电路闲置输入端应接地或低电平的是()。A
与门和或门B
与门和与非门C
或门和或非门
考题
单选题多余输入端可以悬空使用的门是()。A
与门B
TTL与非门C
CMOS与非门D
或非门
考题
单选题对于负逻辑而言,某逻辑电路为与门,则对于正逻辑而言,该电路为()。A
与非门B
与门C
或非门D
或门
考题
单选题构成一个全加器应由两个半加器和一个()A
与非门B
与门C
或门D
或非门