网友您好, 请在下方输入框内输入要搜索的题目:
题目内容
(请给出正确答案)
当前PC机在CPU外部设置二级高速缓冲存储器(L2 cache)的主要目的是( )。
Ⅰ.进一步增大主存储器容量
Ⅱ.进一步提高命中率
Ⅲ.为提高CPU主频创造条件
Ⅳ.进一步增大主存储器读写操作速度
A.Ⅰ、Ⅱ和Ⅲ
B.Ⅱ、Ⅲ和Ⅳ
C.Ⅰ、Ⅱ、Ⅲ和Ⅳ
D.Ⅰ、Ⅱ和Ⅳ
参考答案
更多 “ 当前PC机在CPU外部设置二级高速缓冲存储器(L2 cache)的主要目的是( )。Ⅰ.进一步增大主存储器容量Ⅱ.进一步提高命中率Ⅲ.为提高CPU主频创造条件Ⅳ.进一步增大主存储器读写操作速度A.Ⅰ、Ⅱ和ⅢB.Ⅱ、Ⅲ和ⅣC.Ⅰ、Ⅱ、Ⅲ和ⅣD.Ⅰ、Ⅱ和Ⅳ ” 相关考题
考题
●下面是关于CPU与主存储器之间的Cache的叙述,其中正确的是 (43) 。(43) A.Cache存放的只是主存储器中某一部分内容的映象B.Cache能由用户直接访问C.位于主板上的L2 Cache要比与CPU封装在一起的L2 Cache速度快D.位于主板上的L2 Cache要比与CPU做在一基片上的L2 Cache速度快
考题
●主存储器和CPU之间增加高速缓冲存储器(Cache)的目的是 (56) 。(56) A.解决CPU、主存速度匹配B.增加CPU通用寄存器数量C.扩大主存容量D.扩大主存容量和增加CPU通用寄存器数量
考题
在PC机中,为使微机处理器与主存(用DRAM芯片构成的)之间的速度得以匹配,目前采用的主要方法是在二者之间加上:二级高速缓存(L2 cache)。这种二级高速缓存是用【 】芯片构成的。
考题
对使用Pentium4作为CPU的PC机来说,下面关于Cache的叙述中错误的是A.L1 Cache与CPU制作在同一个芯片上B.L2 Cache的工作频率越来越高,但不可能达到CPU的工作频率C.CPU访问Cache时,若“命中”,则不需插入等待状态D.Cache是CPU和DRAM主存之间的高速缓冲存储器
考题
高速缓冲存储器 Cache是位于CPU和主存DRAM之间规模或容量较小但速度很快的存储器。下面是关于Cache的叙述,其中错误的是( )。A.PC中采用的Cache方案兼顾了SRAM的高速特性和DRAM的低成本特性,即达到了即降低成本又提高系统性能的目的B.CPU访问Cache“命中”时,由于Cache的速度与CPU相当,因此CPU就能在零等待状态下迅速地完成数据的读写,而不必插入等待状态C.CPU访问CaChe“未命中”时,信息需从主存(DRAM)传送到CPU,这时CPU要插入等待状态D.L1 Cache的工作频率和CPU的工作频率相等,L2 Cache的工作频率越来越高,但不可能等于CPU的工作频率
考题
高档486PC 机,主板(母板)上一般带有高速缓冲存储器,简称CACHE,这个CACHE是( )。A.硬盘与主存储器之间的缓存B.软盘与主存储器之间的缓存C.CPU与视频设备之间的缓存D.CPU与主存储器之间的缓存
考题
以下关于Cache (高速缓冲存储器)的叙述中,不正确的是( )。A. Cache 的设置扩大了主存的容量B. Cache 的内容是主存部分内容的拷贝C. Cache 的命中率并不随其容量增大线性地提高D. Cache 位于主存与 CPU 之间
考题
在主存储器和CPU之间增设高速缓冲存储器Cache的目的是()。A、扩大主存储器的容量B、解决CPU与主存储器之间的速度匹配问题C、扩大CPU中通用寄存器的数量D、既扩大主存储器的容量又扩大CPU中通用寄存器的数量
考题
下面是对高速缓冲存储器(CAChe)的描述,正确的有()A、CAChe是位于CPU与主存储器之间,对用户是透明的一种高速小容量存储器B、在现代CPU设计技术中,常将CAChe分成一级CAChe和二级CACheC、一级CAChe容量一般较小,二级CAChe的容量相对一级CAChe要大一些D、高速缓存中存放的是正在运行的一小段程序和数据
考题
Pentium4处理器中的cache是用SRAM组成的一种高速缓冲存储器,其作用是()。A、发挥CPU的高速性能B、扩大主存储器的容量C、提高数据存取的安全性D、提高与外部设备交换数据的速度
考题
Pentium 4处理器中的cache是用SRAM组成的一种高速缓冲存储器,其作用是()。A、发挥CPU的高速性能B、扩大主存储器的容量C、提高数据存取的安全性D、提高与外部设备交换数据的速度
考题
多选题下面是对高速缓冲存储器(CAChe)的描述,正确的有()ACAChe是位于CPU与主存储器之间,对用户是透明的一种高速小容量存储器B在现代CPU设计技术中,常将CAChe分成一级CAChe和二级CACheC一级CAChe容量一般较小,二级CAChe的容量相对一级CAChe要大一些D高速缓存中存放的是正在运行的一小段程序和数据
考题
判断题主存储器和CPU之间增加高速缓冲存储器的目的是为了扩大主存储器的容量。A
对B
错
热门标签
最新试卷