网友您好, 请在下方输入框内输入要搜索的题目:

题目内容 (请给出正确答案)
填空题
乘法器接收两个输入:一个来自16位()寄存器(TREG);另一个通过数据读总线(DRDB)来自数据存储器,或通过程序读总线(PRDB)来自程序存储器。两个输入值相乘后,32位乘积结果存放在32位()寄存器(PREG)中。PREG的输出连接到乘积定标移位器(PSCALE),通过乘积定标移位器,将乘积结果从PREG送到CALU或数据存储器。

参考答案

参考解析
解析: 暂无解析
更多 “填空题乘法器接收两个输入:一个来自16位()寄存器(TREG);另一个通过数据读总线(DRDB)来自数据存储器,或通过程序读总线(PRDB)来自程序存储器。两个输入值相乘后,32位乘积结果存放在32位()寄存器(PREG)中。PREG的输出连接到乘积定标移位器(PSCALE),通过乘积定标移位器,将乘积结果从PREG送到CALU或数据存储器。” 相关考题
考题 指令中用到的数据可以来自() A通用寄存器B微程序存储器C输入输出接口D内存单元

考题 8253芯片由数据总线缓冲存储器、读/写控制电路、控制字寄存器及3个计数通道组成。() 此题为判断题(对,错)。

考题 数据总线缓冲存储器包含3个8位缓冲寄存器,其中两个用来存放CPU向8251A读取的数据及状态,另一个缓冲寄存器存放CPU向8251A写入的数据或控制字。() 此题为判断题(对,错)。

考题 8253芯片()组成。 A、数据总线缓冲存储器B、读/写控制电路C、控制字寄存器D、3个计数通道

考题 下面是是关于Pentium 微处理器总线时序的叙述,其中错误的是A.CPU通过总线接口部件完成一次存储器读/写I/0所需要的时间称为总线周期B.Pentium微处器执行流水线式总线周期时,下一个总线周期使用的地址在前一个总线周期传送数据时提供C.Pentium微处器的基本总线周期需要2个或2个以上的总线时钟周期D.Pentium 微处理器的突发式读总线周期由2-1-1-1个时钟周期组成, 共传递5个64位数据

考题 指令中用到的数据可以来自()。 A.通用寄存器B.微程序存储器C.输入输出接D.指令寄存器E.内存单元F.磁盘

考题 VPN服务器既可以接收来自VPN传输的数据,也可接收来自Internet的数据。对于来自VPN传输的数据(7),来自Internet的数据(8)。VPN服务器是通过(9)来区分这两种IP数据包的。

考题 微型机读/写控制信号的作用是( )。A.决定数据总线上的数据流方向B.控制存储器操作(读/写)的类型C.控制流入、流出存储器信息的方向D.以上的任一种作用

考题 若有说明语句:double*P,a;则通过scanf语句正确给输入项读人数据的程序段是( )。A.B.C.D.A.ASX 若有说明语句:double*P,a;则通过scanf语句正确给输入项读人数据的程序段是( )。A.B.C.D.A.AB.BC.CD.D

考题 在使用PCI总线的微型计算机中,CPU访问(读/写)主存储器通过下列( )进行。A.ISA总线(AT总线)B.PCI总线C.VESA总线D.CPU存储器总线

考题 关于阿朗信道板SBEVM的EVTx功能说法不正确的有()。 A.数据的解调和解码B.通过背板接收来自URC基带I和Q采样C.通过firewire(总线)把分组数据发送至URC(或URCII)中的无线链路协议和信令管理器D.通过firewire(总线)连接接收分组数据

考题 “8086执行了一个总线周期”是指8086做了哪些可能的操作?基本总线周期如何组成?在一个典型的读存储器总线周期中,地址信号、ALE信号、/RD信号、数据信号分别在何时产生?

考题 执行“IN AL,DX”指令后,进入AL寄存器的数据来自()。A、立即数B、存储器C、寄存器D、外设端口

考题 8255A读/写控制逻辑能够接收来自微处理器地址总线()信号和有关控制信号如()等。

考题 Intel 8255A读/写控制逻辑它能接收来自微处理器的地址总线和控制总线有关信号,还能向A/B组控制部件发送命令。

考题 指令中用到的数据可以来自()。A、通用寄存器B、微程序存储器C、输入输出接口D、指令寄存器E、内存单元

考题 ()当一个事务读取了另一个事务正在更新、但没有提交的数据时可能产生所谓的读“脏”数据问题,也称作“脏读”或未提交读。

考题 从存储器传送数据到CPU的事务叫()A、程序事务B、读事务C、写事务D、数据事务

考题 关于阿朗信道板SBEVM的EVTx功能说法不正确的有()。A、数据的解调和解码B、通过背板接收来自URC基带I和Q采样C、通过firewire(总线)把分组数据发送至URC(或URCII)中的无线链路协议和信令管理器D、通过firewire(总线)连接接收分组数据

考题 单选题在同一个机器周期内,CPU不能同时进行的操作是()。A 程序空间读操作和数据空间的读操作B 程序空间写操作和程序空间的读操作C 数据空间读操作和数据空间的写操作D 程序空间读操作和数据空间的写操作

考题 填空题8255A读/写控制逻辑能够接收来自微处理器地址总线()信号和有关控制信号如()等。

考题 多选题指令中用到的数据可以来自()。A通用寄存器B微程序存储器C输入输出接口D指令寄存器E内存单元

考题 填空题CPU从(),从控制总线上给出读命令,从数据总线上得到读出的指令,并放到CPU内的指令寄存器中。

考题 填空题若指令需要从数据存储器(),则ARAU将该地址送至数据读地址总线DRDB;若指令需要向数据存储器(),则ARAU将该地址送至数据写地址总线DWAB。当指令使用完该数据值以后,当前辅助寄存器的()可以被ARAU增加或减小。ARAU可以实现无符号的16位算术运算。

考题 填空题()当一个事务读取了另一个事务正在更新、但没有提交的数据时可能产生所谓的读“脏”数据问题,也称作“脏读”或未提交读。

考题 单选题当单片机开始运行时,首先进入取指阶段,下列次序叙述错误的是()A 程序计数器的内容送到地址寄存器B 程序计数器的内容自动减1C 地址寄存器的内容通过内部地址总线送到存储器,通过存储器中地址译码电路,使地址为0000H的单元被选中D CPU使读控制线有效

考题 填空题为选择一特定的辅助寄存器,须向状态寄存器ST0中的3位辅助寄存器()(ARP)中装入()的数值。可通过MAR指令或LST指令把装载ARP作为主要操作来执行,也可通过任何支持间接寻址的指令把装载ARP作为辅操作来执行。其中MAR指令仅用于修改()寄存器和ARP,而LST指令可通过数据读总线DRDB把一个数据存储器的值装入ST0。